Academia.eduAcademia.edu

A-9 01 Muhammad Fadzan Murisd 119130160 EL2104 Ahmad Fajar

Abstrak-Pada percobaan ini akan disimulasikan dengan menggunakan IC logika CMOS dan memanfaatkan osiloskop untuk menampilkan hasil beberapa karakteristik dari gerbang logika yang berupa transfer voltage. Sehingga dapat menentukan operating point, noise margin, dan gate delay. Selain itu, pada percobaan ini juga akan digunakan beberapa kombinasi untuk menentukan jenis suatu gerbang logika. Dengan melakukan percobaan ini mahasiswa dapat memahami parameter dari gerbang logika yang hanya mengenal logika hi dan low. Kata kunci: gerbang logika, voltage, noise, delay I.PENDAHULUAN Gerbang Logika adalah rangkaian dengan satu atau lebih dari satu sinyal masukan tetapi hanya menghasilkan satu sinyal berupa tegangan tinggi atau tegangan rendah. Rangkaian ini memiliki karakteristik-karakteristik yang berbeda dengan rangkaian lain, diantaranya adalah voltage transfer, noise margin, dan propagation delay Adapun tujuan dari percobaan modul 3 ini ialah: 1. Mengenal dan memahami beberapa karakteristik dari gerbang logika diantaranya voltage transfer, noise margin, dan propagation delay 2. Mengenal dan memahami parameter dari gerbang logika yaitu operating point yang merepresentasikan range logika High dan Low 3. Dapat membuat rangkaian kombinasional sederhana menggunakan IC logika CMOS II. LANDASAN TEORI A. Karakteristik Voltage Transfer Karakteristik static voltage transfer dari sebuahgerbang logika adalah plot dari tegangan keluaran gerbang logika Vout dibandingkan dengan teganganmasukan gerbang logika Vin. B. Operating Point Operating point merupakan nilai dari tegangan keluaran yang dihasilkan oleh gerbang logika yang bisa diidentifikasikan sebagai keluaran LOW atau HIGH. C. Noise Margin Suatu gerbang logika memiliki toleransi agar suatu sinyal yang diberikan dapat bernilai logika Hi atau Low. Tiap komponen biasanya memiliki toleransi yang mungkin berbeda. Jika tegangan yang diberikan oleh input tidak berada pada batas toleransi, maka hasil keluaran bissa menghasilkan data yang tidak akurat. Batas toleransi tegangan derau efektif yang masih dapat ditoleransi ini yang dimaksud dengan Noise. Sementara Noice Margin menyangkut range dari Noise yang masih dapat ditoleransi. Rumus untuk LOW noise margin: NML= VIL±VOL Rumus untuk HIGH noise margin: NMH = VOH-VIH