UNIVERSIDADE FEDERAL DO CEARÁ
CENTRO DE TECNOLOGIA
DEPARTAMENTO DE ENGENHARIA ELÉTRICA
Laboratório de Eletrônica Digital – 2025.1
Prática 04
Cicuitos Combinacionais: MUX, DEMUX e CODIFICADOR
Objetivos
Analisar o funcionamento de multiplexadores e de multiplexadores através de portas lógicas.
Familiarização com o conceito de prioridade em sistemas digitais.
MUX / DEMUX
O Multiplexador (MUX) é um dispositivo que seleciona uma das entradas de dados
(CANAIS) para a saída em função das entradas de endereçamento (ou de SELEÇÃO). O MUX tem
como principais aplicações: roteamento de dados, conversão série-paralelo, e implementação de
circuitos combinacionais. O Demultiplexador (DEMUX) é o dual do circuito MUX: recebe os
dados de uma única entrada e os envia para uma saída especificada pelas entradas de SELEÇÃO. O
DEMUX é muito utilizado na recepção de dados do multiplexador.. A figura 1 ilustra exemplos de
circuitos MUX e DEMUX.
Figura 1 – Circuitos MUX 74153 e DEMUX 74155.
O MUX ilustrado na figura 1 possui 4 entradas de dados (CANAIS) D0 a D3, uma saída S, e
2 entradas de endereçamento ou seleção, A0 e A1, que indicam qual canal de entrada será
lançado na saída.
O DEMUX ilustrado na figura 1 possibilita a distribuição da entrada de dados D para uma
das saídas Si, i = 0, 1, 2 ou 3, dependente das entradas de endereçamento (A0 A1). Assim, um
demultiplexador com 3 entradas de endereçamento possuirá 8 saídas (2 3= 8).
A expressão lógica da saída S do MUX é dada por:
As expressões lógicas das saídas S0 a S3 do DEMUX são dadas por:
DECODIFICADOR / CODIFICADOR
Decodificadores (Figura 2) são usados quando uma saída ou um conjunto de saídas tem de ser
ativada na ocorrência de uma combinação específica de níveis dos bits de entrada. Para cada uma
dessas combinações das N entradas, NORMALMENTE apenas uma das M saídas será ativada (Bits
de Entrada < Bits de Saída).
Fig. 2 – Representação da relação entre entradas e saídas de um DECODIFICADOR
O codificador (Figura 3) é o circuito inverso do decodificador. Se um codificador possui um
número M de bits de entradas, NORMALMENTE somente um desses bits é ativado por vez, e os N
bits da saída representam um código associado à entrada ativada (Bits de Entrada > Bits de Saída).
Fig. 3 – Representação da relação entre entradas e saídas de um CODIFICADOR
ATENÇÃO
Inclua também no relatório os resultados solicitados no pré-laboratório.
Procedimentos
1) Implemente as seguintes expressões lógicas utilizando somente Circuitos Integrados do
Multiplexador 74151. No relatório, comente sobre os resultados obtidos.
a) F(C, B, A) = (3,4,6,7)
b) F(C, B, A) = (1,3,4,6)
2) Implemente as seguintes expressões lógicas utilizando somente Circuitos Integrados do
Multiplexador 74151 e portas NOT. No relatório, comente sobre os resultados obtidos.
c) F(D, C, B, A) = (0,1,3,5,7,13,15)
d) F(E, D, C, B, A) = (0,1,3,4,7,16,19,20,22,23,29,31)
3) Implemente o seguinte circuito utilizando o CI 74155. Confira os resultados obtidos com os
previstos via simulação no pré-laboratório. No relatório, comente sobre os resultados obtidos e
explique o seu funcionamento.
4) Implemente o seguinte circuito utilizando o DEMUX 74155 e um CI de portas NAND (7400).
Confira os resultados obtidos com os previstos via simulação no pré-laboratório. No relatório,
comente sobre os resultados obtidos e explique o seu funcionamento.