Universidade Federal do Ceará Prática nº
Departamento de Engenharia Elétrica
Disciplina: Eletrônica Digital
Professores: Arthur / Paulo Praça
Semestre 2022.1 04
Cicuitos Combinacionais: MUX, DEMUX e CODIFICADOR
Objetivos:
Analisar o funcionamento de multiplexadores e demultiplexadores através de portas
lógicas;
Familiarização com o conceito de prioridade em sistemas digitais;
Implementar um circuito codificador de prioridade decimal para BDC 74LS148;
MUX / DEMUX
O Multiplexador (MUX) é um dispositivo que seleciona uma das entradas de dados
(CANAIS) para a saída em função das entradas de endereçamento (ou de SELEÇÃO). O
MUX tem como principais aplicações: roteamento de dados, conversão série-paralelo, e
implementação de circuitos combinacionais. O Demultiplexador (DEMUX) é o dual do
circuito MUX: recebe os dados de uma única entrada e os envia para uma saída
especificada pelas entradas de SELEÇÃO. O DEMUX é muito utilizado na recepção de
dados do multiplexador.
A Figura 1 mostra o exemplo de circuitos MUX e DEMUX.
Fig. 1 – Circuitos MUX 74153 e DEMUX 74155
O MUX mostrado possui 4 entradas de dados (CANAIS) D0 a D3, uma saída S, e
2 entradas de endereçamento ou seleção, A0 e A1, que indicam qual canal de
entrada será lançado na saída.
O DEMUX mostrado possibilita a distribuição da entrada de dados D para uma
das saídas Si, i = 0, 1, 2 ou 3, dependente das entradas de endereçamento (A0 A1).
Assim, um demultiplexador com 3 entradas de endereçamento possuirá 8 saídas
(23= 8).
A expressão lógica da saída S do MUX é dada por:
S = D0 A0 A1 + D1 A0 A1 + D2 A0 A1 + D3 A0 A1
As expressões lógicas das saídas S0 a S3 do DEMUX são dadas por:
S0 = D A0 A1
S1 = D A0 A1
S2 = D A0 A1
S3 = D A0 A1
DECODIFICADOR / CODIFICADOR
Decodificadores (Figura 2) são usados quando uma saída ou um conjunto de saídas
tem de ser ativada na ocorrência de uma combinação específica de níveis dos bits de
entrada. Para cada uma dessas combinações das N entradas, NORMALMENTE apenas
uma das M saídas será ativada (Bits de Entrada < Bits de Saída).
Fig. 2 – Representação da relação entre entradas e saídas de um
DECODIFICADOR
O codificador (Figura 3) é o circuito inverso do decodificador. Se um codificador
possui um número M de bits de entradas, NORMALMENTE somente um desses bits é
ativado por vez, e os N bits da saída representam um código associado à entrada ativada
(Bits de Entrada > Bits de Saída).
Fig. 3 – Representação da relação entre entradas e saídas de um CODIFICADOR
PROCEDIMENTOS
1. Implemente as seguintes expressões lógicas utilizando somente Circuitos
Integrados do Multiplexador 74151.
a) F(C, B, A) = (3,4,6,7)
b) F(C, B, A) = (1,3,4,6)
2. Implemente as seguintes expressões lógicas utilizando somente Circuitos
Integrados do Multiplexador 74151 e portas NOT.
a) F(D, C, B, A) = (0,1,3,5,7,13,15)
b) F(D, C, B, A) = (0,1,3,4,7,12, 14)
3. Implemente e explique o seguinte circuito utilizando o CI 74155. Levante sua
tabela verdade.
4. Implemente o circuito abaixo utilizando o DEMUX 74155 e um CI de portas
NAND (7400). Levante sua tabela verdade, simule e explique o funcionamento
do circuito.
Informações 74155
Informações 74151