ESTA TD Electronique analogique 3 Filière : 2ème année Technologique
TD : Les diodes, les transistors, les ampli-op
Partie A : Les diodes et les transistors.
I) Pour le circuit contre :
1) Les diodes sont considérées idéales. Donner l’état de
chaque diode (bloquée ou passante).
2) Calculer le courant qui circule dans D1.
3) Calculer le courant qui circule dans D2.
II) On donne le circuit ci-dessous. La tension d’entrée Ve est
alternative triangulaire avec Vemax = 16V. Tracer l’allure correspondante de la tension de sortie
Vs.
Ve
+16
-16
III) Soit le schéma ci-contre avec E = 5V ; R1 = 10 kΩ ; R2 = 100 kΩ.
les diodes D1 et D2 sont réelles de tension de seuil V0 = 0,6V ; V1
et V2 sont des tensions égales à 0V ou 5V.
1) Déterminer l’état des diodes et calculer les valeurs des
tensions VD1, VD2 et VS dans chacun des cas suivants :
a) V1 = 0V et V2 = 0V. b) V1 = 5V et V2 = 0V
a) c) V1 = 0V et V2 = 5V. d) V1 = 5V et V2 = 5V
b) V1 = 5V et V2 = 5V
2) En supposant que l’on attribue le niveau logique 0 à des
tensions comprises entre 0V et 0,8V et le niveau logique 1 à
des tensions comprises entre 3V et 5V, donner la table de
vérité de ce montage.
3) Quelle est la fonction logique réalisée ?
IV) Le transistor dans le montage ci-dessous travaille en régime de commutation.
Compléter le tableau et déduire la fonction logique réalisée.
V) Soit le schéma ci-contre avec les données suivantes : E = 10V ;
IP = 5*IB ; VBE = 0,7V ; R3 = 10 kΩ ; R1 = 22 kΩ ;
RE = 1 kΩ ; RC = 2,2 kΩ ; β = 180.
On demande de :
1) Calculer les points de repos : IB, IC et VCE.
2) Calculer la valeur de la résistance R2.
3) Tracer la droite de charge IC = f(VCE) et représenter les
points de repos (IC et VCE).
4) Déduire le courant de saturation IC.
VI) Un transistor NPN, monté en émetteur commun, est alimenté par une source de tension continue
de résistance nulle et de f.é.m : Vcc = 12V à travers une résistance de collecteur Rc = 1,2 k. La
polarisation de la jonction base-émetteur est obtenue au moyen d’un pont diviseur : R1 et R2 entre
les bornes de la source (R1 du côté de l’émetteur).
1) Dessiner le schéma correspondant du montage.
2) Donner le schéma équivalent du générateur de Thévenin (ET, RT) équivalent à la
polarisation de la jonction B-E.
3) Exprimer :
a) RT en fonction de R1 et R2 ;
b) ET en fonction de Vcc, R1 et R2 puis en fonction de Vcc, RT et R2.
4) On veut RT = 12 k ; calculer les valeurs à donner à R1 et R2 sachant que le point de repos
est défini par IBo = 50 μA et VBEo = 200 mV.
5) Etablir l’équation de la droite de charge IC = f(VCE) qui coupe les axes en A et B. En
déduire les coordonnées des points A et B puis tracer la droite de charge.
6) Le point de repos M étant au milieu de AB, déduire ses coordonnées. Quelle est
l’amplification en courant continu βo ?
VII) Pour le montage ci-dessous, on donne β = 99 ; r = R1 = Ru = Rc = 2kΩ ; RE=180 Ω ;
ICo = 4,95 mA ; VBEo = 0,7V ; VCC = 12V ; ρ = infinie ; h12 = 0.
1) Etude en régime statique. Calculer :
a) les courants IBo, IEo et IR1.
b) la tension VBM.
c) la résistance R2.
2) Etude en régime dynamique.
a) Dessiner le schéma équivalent en petits
signaux de l’amplificateur.
b) Calculer les impédances d’entrée et de
sortie du montage.
c) Calculer les gains en tension et en
courant du montage.
d) On enlève le condensateur CE, calculer la nouvelle valeur du gain en tension.
e) Comparer et en déduire l’intérêt du découplage en émetteur commun.
VIII) Montage amplificateur suiveur à transistor bipolaire
IX) Soit le montage à transistor JFET canal N.
On donne VDD = 16V ; IDSS = 10 mA ; Vp = 8V ;
RD = 3.23 kΩ ; RG = 1 MΩ.
Calculer VGSoff ; VGS ; ID ; RDS ; VDS ; VD ; VG et VS.
X) Polarisation automatique d’un JFET.
Partie B : Les amplificateurs opérationnels (AOP) et montages à base de l’AOP.
Exercice 4 : Opérateur mathématique à AOP.
Exercice 7 : Soit le circuit suivant
1) Exprimer VS1 en fonction de V2, R1 et R2. Quel est le nom de ce montage ? R1 = R2 =10 kΩ.
Exercice 8 : on donne le circuit ci-dessous.
Exercice 9 : Montage comparateur simple
Exercice 10 : Montage comparateur à un seuil
Exercice 11 : Montage comparateur à 2 seuils (à hystérésis ou trigger de Schmitt)
Exercice 12 : Montage comparateur à 2 seuils