0% ont trouvé ce document utile (0 vote)
73 vues9 pages

Évaluations sur Compteurs Intégrés 4029 et 74190

Le document traite des logiques séquentielles, en se concentrant sur les compteurs et décompteurs intégrés synchrones, notamment les circuits intégrés 4029, 74168 et 74190. Il présente des évaluations basées sur des datasheets, des études de circuits, et des chronogrammes pour analyser le fonctionnement de ces composants. Les évaluations incluent des questions sur les modes de fonctionnement, les entrées et sorties, ainsi que des exercices pratiques de conception de compteurs.

Transféré par

obedsawadogo67
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd
0% ont trouvé ce document utile (0 vote)
73 vues9 pages

Évaluations sur Compteurs Intégrés 4029 et 74190

Le document traite des logiques séquentielles, en se concentrant sur les compteurs et décompteurs intégrés synchrones, notamment les circuits intégrés 4029, 74168 et 74190. Il présente des évaluations basées sur des datasheets, des études de circuits, et des chronogrammes pour analyser le fonctionnement de ces composants. Les évaluations incluent des questions sur les modes de fonctionnement, les entrées et sorties, ainsi que des exercices pratiques de conception de compteurs.

Transféré par

obedsawadogo67
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd

THÈME 3 : LOGIQUES SEQUENTIELLES

ÉVALUATIONS
SEQUENCE 1 : COMPTEURS/DECOMPTEURS
INTEGRES SYNCHRONES
Documents constructeurs
Circuit intégré 4029
Désignation Description
Entrée de chargement parallèle asynchrone
B/D M1 CTR DIV 10/16 PL active au niveau haut
U/D M2 Entrée de validation active au niveau bas
CE G3
CE
TC
1,2CT=0 Entrée d’horloge active au front montant
PL C4 1,2CT=9
1,2CT=0
CP
CP G 2,3 + / 2,3 - 1,2CT=15 P3,P2,P1,P0 Entrées de données parallèles
P0 Q0
Q3,Q2,Q1,Q0 Sorties du C.I
4D [1]
P1
[2]
Q1
TC Sorties de report ou de retenue
P2 Q2
[4] 1 logique : Compteur
P3
[8]
Q3 U/D 0 logique : Décompteur
4029 1 logique : Compteur/décompteur binaire
B/D 0 logique : Compteur/décompteur décimal
Circuit intégré 74168 :

Circuit intégré 74190 :

CTEN CTR DIV 10


G1 MAX/MIN
2(CT=0)Z6
D/U 3(CT=9)Z6
M2[DN]
M3[UP]
CLK RCO
1,2 - /1,3 +
G4 6,1,4
LOAD
C5

A QA
5D [1]
B QB
[2]
C QC
[4]
D QD
[8]
74LS190

1
Evaluation n°1
En se référant aux datasheets des compteurs en circuits intégrés (voir les aides aux activités et
la page précédente) , cocher les bonnes réponses.
Type Fonctionnement Mode de remise à zéro Mode de chargement
Réf Bin BCD Compteur Décompteur Asynchrone Synchrone Asynchrone Synchrone
4516 … … … … … … … …
4029 … … … … … …
74161 … … … … … … … …
74192 … … … … … … … …
74163 … … … … … … … …
74168 … … … … … … …
4510 … … … … … … … …

Evaluation n°2
Soit les montages suivants :

+Vcc +Vcc
CIRCUIT 1 CIRCUIT 2
MR CTR DIV 10 MR CTR DIV 16
CT=0 CT=0
U/D M1 U/D M1
CE G2 TC CE G2 TC
1,2CT=9 1,2CT=15
PL C3 1,2CT=0 PL C3 1,2CT=0

CP CP
G 1,2 + / 1,2 - G 1,2 + / 1,2 -

P0 Q0 P0 Q0
3D [1] 3D [1]
P1 Q1 P1 Q1
[2] [2]
P2 Q2 P2 Q2
[4] [4]
P3 Q3 P3 Q3
[8] [8]
4510 4516
1 1
3 12 2
2 13

Figure 1
Cocher la ou les réponse(s) correcte(s) :
1- Etude du circuit 1
L’entrée de validation du circuit 1 est active au niveau bas.
L’entrée de chargement du circuit 1 est active au niveau bas.
Le circuit 1 est un décompteur modulo 6.
Le circuit 1 est un compteur modulo 5.
Le circuit 1 est compteur modulo 6.
2
2- Etude du circuit 2
L’entrée de validation du circuit 2 est active au niveau haut.
L’entrée de remise à zéro du circuit 2 est active au niveau bas.
Le circuit 2 est un décompteur modulo 12.
Le circuit 2 est un décompteur modulo 11.
Le circuit 2 est un compteur modulo 12.
Le circuit 2 est compteur modulo 11.
3- Etude du circuit 3
L’entrée de chargement du circuit 3 est active au niveau bas.
L’entrée de remise à zéro du circuit 3 est active au niveau bas.
Le circuit 3 est un décompteur modulo 9.
Le circuit 3 est un décompteur modulo 10.
Le circuit 3 est un compteur modulo 10.
Le circuit 3 est compteur modulo 9.
4- Etude du circuit 4
Les entrées de validation du circuit 4 sont actives au niveau haut.
L’entrée de remise à zéro du circuit 4 est active au niveau haut.
Le circuit 4 est un décompteur modulo 9.
Le circuit 4 est un décompteur modulo 10.
Le circuit 4 est un compteur modulo 10.
Le circuit 4 est compteur modulo 9.

Evaluation n°3
On donne les deux montages suivants :

Montage 1

B/D M1 CTR DIV 10/16 B/D CTR DIV 10/16


M1
U/D M2 U/D
M2
CE G3 TC CE TC
1,2CT=0 G3 1,2CT=0
PL C4 1,2CT=9 PL 1,2CT=9
1,2CT=0 C4 1,2CT=0
CP G 2,3 + / 2,3 - 1,2CT=15 CP 1,2CT=15
G 2,3 + / 2,3 -

P0 Q0 P0 Q0
4D [1] 4D [1]
P1 Q1 P1 Q1
[2] [2]
P2 Q2 P2 Q2
[4] [4]
P3 Q3 P3 Q3
[8] [8]

4029 4029

+Vcc Montage 2 +Vcc

B/D CTR DIV 10/16 B/D CTR DIV 10/16


M1 M1
U/D U/D
M2 M2
CE TC CE TC
G3 1,2CT=0 G3 1,2CT=0
PL 1,2CT=9 PL 1,2CT=9
C4 1,2CT=0 C4 1,2CT=0
CP 1,2CT=15 CP 1,2CT=15
G 2,3 + / 2,3 - G 2,3 + / 2,3 -

P0 Q0 P0 Q0
4D [1] 4D [1]
P1 Q1 P1 Q1
[2] [2]
P2 Q2 P2 Q2
[4] [4]
P3 Q3 P3 Q3
[8] [8]

4029 4029

Figure 2

3
Répondre par vrai ou faux
1- Etude du montage 1
 Le montage 1 fonctionne en mode compteur binaire : ............
 Le montage 1 fonctionne en mode décompteur binaire : ............
 Le montage 1 fonctionne en mode décompteur décimal : ............
 Le montage 1 fonctionne en mode compteur décimal : ............
 La mise en cascade des circuits 4029 est synchrone : ............
 La mise en cascade des circuits 4029 est asynchrone : ............
 Le montage 1 est un circuit a cycle complet : ............
 Le montage 1 est un circuit a cycle incomplet : ............

2- Etude du montage 2
 Le montage 2 fonctionne en mode compteur binaire : ............
 Le montage 2 fonctionne en mode décompteur binaire : ............
 Le montage 2 fonctionne en mode décompteur décimal : ............
 Le montage 2 fonctionne en mode compteur décimal : ............
 La mise en cascade des circuits 4029 est synchrone : ............
 La mise en cascade des circuits 4029 est asynchrone : ............
 Le montage 2 est un circuit a cycle complet : ............
 Le montage 2 est un circuit a cycle incomplet : ............

Evaluation n°4
On donne le chronogramme du circuit 74161. Compléter les phrases suivantes par l’un des
termes convenables afin de commenter le chronogramme obtenu.
bas, asynchrone, synchrone, validé, s’incrémente, validé, bloqué à 2, aléatoires (x), montant,
charge, désactivé.
CHRONOGRAMME :

Figure 3
4
- De t0 à t1 : suite à la mise sous tension, les états des sorties du compteur sont ……………….,
- A l'instant t1, l’entrée ������
𝐂𝐂𝐂𝐂𝐂𝐂 passe au niveau ………. Instantanément, les sorties du compteur
passent à zéro. On peut déduire que l’entrée de commande ������
𝐂𝐂𝐂𝐂𝐂𝐂 est ……………….
- A l’instant t2, il y a un front ………… du signal d’horloge et l’entrée de la commande ��������
𝐋𝐋𝐋𝐋𝐋𝐋𝐋𝐋
est déjà active au niveau …….... Le compteur …..…….. la valeur 12(10) en recopiant l’état des
entrées de données A,B,C et D. D’où l’entrée de commande ��������
𝐋𝐋𝐋𝐋𝐋𝐋𝐋𝐋 est …………………
- Entre t2 et t3 : on a :
* ENT =1 et ENP = 1 : le compteur est …………
* ��������
𝐋𝐋𝐋𝐋𝐋𝐋𝐋𝐋 =1 : le chargement est …………….,
Le compteur commence le comptage à partir de 12 et il ………….……… à chaque front
montant.
Lorsque le compteur atteint sa capacité maximale (15)10 , la sortie RCO passe à 1 puis un
nouveau cycle recommence.
- À partir de l’instant t3 : le compteur n’est plus……………..…… (ENP and ENP = 0 ) dans
ce cas le compteur reste ……………….

Evaluation n°5
1- Compléter par les termes convenables afin de déterminer la
signification des différentes désignations figurant sur le symbole
du circuit intégré 4510 :
Termes proposés :
sorties, front montant, 10, compteur décimal, diviseur, d’horloge,
fin, haut, bas, validation, sélection, données, remise à zéro,
chargement.

CTR DIV 10 : …………….………….. ou ……………………… de


fréquence par ….. ;
MR : entrée de …….………….……. active au niveau …….. ;
� : entrée de …………..…………. compteur /décompteur ;
U/D Figure 4
PL : entrée de …………….…..…….. active au niveau ……. ;
����
CE : entrée de………..…………..…. de comptage/décomptage, active au niveau ………. ;
CP : entrée du signal ………….……….. active au ………………….. ;
P3P 2P 1P 0 : entrées de …………………………….. ;
����
TC : sortie de …...…. de cycle ;
Q3Q2Q1Q 0 : ………………du compteur/décompteurs.
2- Compléter le tableau suivant par : 0, x, 1,  :

Mode d’action MR PL ����


CE �
U/D CLK
REMISE A ZERO …. …. …. …. ….
CHARGEMENT PARALLELE …. …. …. …. ….

VALIDATION (INHIBITION OU BLOCAGE) …. …. …. …. ….


COMPTAGE …. …. …. …. ….
DECOMPTAGE …. …. …. …. ….

5
3- Compléter ci-dessous, les chronogrammes des sorties Q3, Q2, Q1 et Q0 du C.I 4510.

Figure 5
Evaluation n°6
On désire concevoir un compteur modulo 9 à base du CI 4510.
1- Déterminer le cycle de comptage. Cycle :…………………………………………………….
2- S’agit-il d’un compteur à cycle complet ou incomplet : ………………………..…………….
3- Déterminer le nombre de CI 4510 à utiliser :………………………………………………….
4- Compléter le montage suivant par les liaisons nécessaires permettant :
- le fonctionnement en mode compteur du. circuit 4510 ;
- la validation du circuit 4510 ;
- l’incrémentation du compteur ;
- la désactivation de l’entrée de chargement et les entrées de données ;
- le recyclage du compteur par la combinaison des sorties du circuit ou par une entrée de
remise à zéro (Raz).
Vcc

MR CTR DIV 10
CT=0
U/D M1
Vcc CE G2
1,2CT=9
TC
PL C3 1,2CT=0

CP G 1,2 + / 1,2 -

P0 Q0
3D [1]
Raz P1 Q1
[2]
P2 Q2
1 [4]
3 P3 Q3
2 [8]
10K 4510
1
3
2

Figure 6
6
Evaluation n°7
Réaliser un compteur modulo 10 en utilisant les circuits suivants :

Vcc Vcc

CLR CTRDIV16 CTEN CTR DIV 10


CT=0 G1 MAX/MIN
UP CO 2(CT=0)Z6
2+ 1CT=15 D/U 3(CT=9)Z6
G1 M2[DN]
BO M3[UP]
DN
1- 2CT=0 CLK RCO
1,2 - /1,3 +
G2 6,1,4
G4
PL LOAD
C3
C5

A A QA
QA 5D [1] QA
3D [1] QA
B QB B QB
[2] QB
[2] QB
C QC C QC
[4] QC
[4] QC
D QD D QD
[8] QD [8] QD

74193 74190
1
3
2

Figure 7 Figure 8

Evaluation n°8

La temporisation (4s) est obtenue par un compteur d’impulsions délivrées par une horloge de
fréquence f = 12Hz.
1- Déterminer le nombre d’impulsions que doit compter le compteur pendant 4 secondes ?
……………………………………………………………………………………………………………………………………
2- Déduire le modulo de ce compteur.
……………………………………………………………………………………………………………………………………
3- En utilisant le circuit 4029.
a- Compléter les liaisons du schéma de câblage ci-dessous afin de réaliser un compteur
binaire de modulo trouvé précédemment. (Prévoir une mise en cascade asynchrone).

+Vcc +Vcc

B/D M1 CTR DIV 10/16 B/D M1 CTR DIV 10/16


U/D M2 U/D M2
CE G3 TC CE G3 TC
1,2CT=0 1,2CT=0
PL C4 1,2CT=9 PL C4 1,2CT=9
1,2CT=0 1,2CT=0
CP 1,2CT=15 CP 1,2CT=15
G 2,3 + / 2,3 - G 2,3 + / 2,3 -

P0 Q0 P0 Q0
4D [1] Q0 4D [1] Q4
P1 Q1 P1 Q1
[2] Q1 [2] Q5
P2 Q2 P2 Q2
P3
[4] Q2 P3
[4] Q6
Q3 Q3
[8] Q3 [8] Q7
4029 4029

Figure 9

7
b- Compléter les liaisons du schéma de câblage ci-dessous afin de réaliser un compteur
décimal de modulo trouvé précédemment. (Prévoir une mise en cascade synchrone).

+Vcc +Vcc

B/D M1 CTR DIV 10/16 B/D M1 CTR DIV 10/16


U/D M2 U/D M2
CE G3 TC CE G3 TC
1,2CT=0 1,2CT=0
PL C4 1,2CT=9 PL C4 1,2CT=9
1,2CT=0 1,2CT=0
CP 1,2CT=15 CP 1,2CT=15
G 2,3 + / 2,3 - G 2,3 + / 2,3 -

P0 Q0 P0 Q0
4D [1] Q0 4D [1] Q4
P1 Q1 P1 Q1
[2] Q1 [2] Q5
P2 Q2 P2 Q2
P3
[4] Q2 P3
[4] Q6
Q3 Q3
[8] Q3 [8] Q7
4029 4029

Figure 10
Evaluation n°9
Déterminer le modulo du compteur dans les cas suivants :

Figure 11 Figure 12

Compteur modulo ……….. Compteur modulo ………..


Montage 3
+Vcc 6
4

5
+Vcc

CLR CTR DIV16 CLR CTR DIV16


CT=0 CT=0
LOAD LOAD
M1 M1
M2 RCO M2 RCO
ENT 3CT=15 ENT 3CT=15
G3 G3
ENP ENP
G4 G4
CLK CLK
C5/2,3,4+ C5/2,3,4+

A QA A QA
B
1,5 D [1] Q0 B
1,5 D [1] Q5
Q1 Q6
QB QB
[2] [2]
C C
Q2 Q7
[4] QC [4] QC
D D
Q3 Q8
QD QD
[8] [8]

74161 74161
Figure 13
Compteur modulo ………..
8
Evaluation n°10
En utilisant le circuit 74168, réaliser un compteur synchrone modulo 24 :
Vcc Vcc

U2 U4
7 13 7 13
Q0U 1
A QA 12 Q0D 1
A QA 12
Q1U 2
B QB 11 Q1D 2
B QB 11
Q2U 6
C QC 10 Q2D 6
C QC 10
Q3U 4
D QD 9 Q3D 4
D QD 9
5
BI/RBO QE 15 5
BI/RBO QE 15
Vcc 3
RBI
LT
QF
QG
14 Vcc 3
RBI
LT
QF
QG
14

Vcc 74LS47 74LS47


Unité Dizaine

Vcc
Unité Vcc Dizaine
Init LOAD CTRDIV10 LOAD CTRDIV10
M1(LOAD) M1(LOAD)
U/D M2(COUNT) U/D M2(COUNT)
2 M3(UP) RCO M3(UP) RCO
1 ENT M4(DOWN) 3,5CT=9 ENT M4(DOWN) 3,5CT=9
3 G5 G5
4,5CT=0 4,5CT=0
ENP ENP
G6 G6
10k CLK
2,3,5,6+/C7
CLK
2,3,5,6+/C7
2,4,5,6- 2,4,5,6-

A QA A 1,7D QA
1,7D [1] Q0U [1] Q0D
B QB B QB
[2] Q1U [2] Q1D
C QC C QC
[4] Q2U [4] Q2D
D QD D QD
[8] Q3U [8] Q3D
74168 74168
.......
1
.......
12 2
13 Figure 14
.......
Evaluation n° 11
Compléter le schéma ci-dessous permettant aux deux circuits intégrés 74190 :
 le fonctionnement en mode décomptage ;
 le branchement en cascade asynchrone de ces deux circuits intégrés ;
 le chargement du décompteur par le nombre 26 en reliant les entrées de programmation
des deux circuits aux niveaux logiques (+Vcc) ou (GND) ;
 l’initialisation du décompteur en reliant les entrées de chargement à l’entrée Initialisation
(Init).

Vcc Vcc

U2 U4
7 13 7 13
Q0U 1
A QA
12
Q0D 1
A QA
12
Q1U 2
B QB
11
Q1D 2
B QB
11
Q2U 6
C QC
10 Q2D 6
C QC
10
Q3U 4
D QD
9
Q3D 4
D QD
9
BI/RBO QE BI/RBO QE
5 15 5 15
Vcc 3
RBI
LT
QF
QG 14 Vcc 3
RBI
LT
QF
QG 14

74LS47 74LS47
Unité Dizaine

Vcc
Vcc
Unité Dizaine
Init
CTEN CTR DIV 10 CTEN CTR DIV 10
G1 MAX/MIN G1 MAX/MIN
2(CT=0)Z6 2(CT=0)Z6
D/U 3(CT=9)Z6 D/U 3(CT=9)Z6
M2[DN] M2[DN]
M3[UP] M3[UP]
CLK RCO CLK
1,2 - /1,3 + 1,2 - /1,3 + RCO
G4 6,1,4 G4 6,1,4
10k LOAD LOAD
C5 C5

A QA A QA
5D [1] Q0U 5D [1] Q0D
B QB B QB
Vcc C
[2]
QC
Q1U
C
[2]
QC
Q1D
[4] Q2U [4] Q2D
D QD D QD
[8] Q3U [8] Q3D
GND 74190 GND 74190

Figure 15

Vous aimerez peut-être aussi