100% ont trouvé ce document utile (1 vote)
579 vues2 pages

TP3 Logique Combinatoire: Codeurs et Décodeurs

Ce document présente un travail pratique sur la logique combinatoire, incluant des manipulations de circuits tels que le codeur, le décodeur, le démultiplexeur et le comparateur. Les objectifs incluent la familiarisation avec ces circuits, la création de tables de vérité, et l'utilisation de logiciels pour simuler les circuits. Chaque section pose des questions spécifiques pour guider l'apprentissage et l'expérimentation avec les circuits logiques.

Transféré par

Souhir Sallem
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd
100% ont trouvé ce document utile (1 vote)
579 vues2 pages

TP3 Logique Combinatoire: Codeurs et Décodeurs

Ce document présente un travail pratique sur la logique combinatoire, incluant des manipulations de circuits tels que le codeur, le décodeur, le démultiplexeur et le comparateur. Les objectifs incluent la familiarisation avec ces circuits, la création de tables de vérité, et l'utilisation de logiciels pour simuler les circuits. Chaque section pose des questions spécifiques pour guider l'apprentissage et l'expérimentation avec les circuits logiques.

Transféré par

Souhir Sallem
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd

Iset Zaghouan T.

P Systèmes Logiques

Travaux pratiques N°3


Logique Combinatoire

1. But
Le but de cette manipulation est de se familiariser avec les circuits complexes de la logique
combinatoire tels que le décodeur, le codeur et le comparateur.

2. Manipulation du Codeur ou encodeur


- Lancer le logiciel ISIS  Démarrer-programmes-Proteus – ISIS
- Charger le fichier TP2 qui contient tout les composants nécessaires pour la réalisation du
TP
- Enregistrer le fichier (save as) avec le format suivant classe_Groupe. Exemple TI101_G1.

Figure 1 : Schéma du codeur

Avec de D0 à D7 les entrées du circuit. Q0 à Q2 sont les sorties du circuit.

Q1 : Dresser la table de vérité du circuit.

Q2 : Quel doit être l’état de l’entrée EI pour que le circuit fonctionne en codeur.

Q3 : Vérifier le brochage de l’afficheur 7 segments (7SEG-BCD). Utiliser l’afficheur pour récupérer et


afficher la valeur de l’entrée sélectionnée.

3. Manipulation du decodeur
Soit le schéma du décodeur suivant avec D0 à D2 les entrées, Q0 à Q7 les sorties et les
entrées de validation du circuit EN, ALL.

Figure 2 : Schéma du décodeur

TP3 1
Iset Zaghouan T.P Systèmes Logiques

Q1 : Quel doit être l’état des entrées de validation EN et ALL pour que le circuit
fonctionne comme un décodeur.
Q2 : Dresser la table de vérité de ce circuit.
Q3 : En utilisant le décodeur et les portes logiques, monter que l’on peut réaliser les
fonctions suivantes et donner les schémas :
S1 =D2D1D0 + D2D1D0 S2= D2D1D0 + D2D1D0 + D2D1D0

4. Manipulation du démultiplexeur
Le circuit du décodeur précédent peut fonctionner en tant que démultiplexeur à une entrée
et 8 sorties.

Q1 : transformer le décodeur précédent pour fonctionner en démultiplexeur et indiquer


quelles doit être l’entrée du circuit et les entrées d’adressages.

5. Manipulation du comparateur
Un comparateur est un circuit logique combinatoire qui compare deux nombres (A et B) et
produit des sorties indiquant le résultat de cette comparaison A<B, A=B, A>B.
La comparaison est effectuée bit par bit en commençant par le bit le plus fort.

Q1 : Dresser la table vérité d’un comparateur de deux mots A et B a un seul bit chacun,
Déduire les équations des sorties, et simuler le résultat obtenu.
Q2 : Déduire celui d’un comparateur de deux nombres A et B de deux bits chacun sans
simulation ni table de vérité.
Q3 : Comment peut-on réaliser la comparaison pour des mots A et B à 5 bits chacun en
utilisant le circuit comparateur de la figure suivante et celui de la question 1.

Figure 3 : Circuit du comparateur

- A0 à A3 les bits pour le mot A.


- B0 à B3 les bits pour le mot B.
- A<B, A=B, A>B les entrées de l’étage précédent.
- QA<B, QA=B, QA>B les sorties du circuit.

TP3 2

Vous aimerez peut-être aussi