Atelier Electronique POLYTECH INTL GROUP
Numérique 1
Département Mécatronique
Classe : ING-MEQ-1
Support de travaux pratiques
TP N°2 : FLIP-FLOP
Etudiants : Jouini Aziz
Ben Jemia Louay
Ayachi Rayen
Année universitaire : 2024/2025
I) BUT :
- Comprendre les comportements asynchrone et synchrone des flip-flops avec différents
signaux d'horloge.
- Explorer leur utilisation dans la conception de systèmes logiques séquentiels, comme les
compteurs.
II) MATERIELS :
Carte Diode SO 4201-8R
III) Flip Flop RS :
1) Mode opératoire :
2) Flip Flop RS élargi :
IV) Flip Flop JK :
1) Comportement asynchrone :
2) Comportement synchrone (signal d'horloge à impulsion individuelle) 1
3) Comportement synchrone (signal d'horloge à impulsion individuelle) 2
4) Comportement synchrone (signal d'horloge à séquence d'impulsions) 1
5) Comportement synchrone (signal d'horloge à séquence d'impulsions) 2
6) Compteur :
V) Conclusion :
Lors de ce TP, nous avons exploré les flip-flops en observant leur comportement
asynchrone, où les transitions d'état se font instantanément, et leur
fonctionnement synchrone, d'abord avec une horloge à impulsion unique pour
des transitions précises, puis avec une séquence d'impulsions pour une
synchronisation continue. Enfin, nous avons réalisé un compteur binaire simple
à deux flip-flops, illustrant leur application pratique dans les systèmes logiques
séquentiels.
Nous avons également exploré les comportements fondamentaux des flip-
flops dans différentes configurations et sous divers modes de synchronisation.