REPUBLIQUE DU CAMEROUN Année Scolaire : 2024-2025 COLLEGE TECHNIQUE PAUL BOUQUE DE
Classe : P F3 BANDJOUN
Ministère des Enseignements Secondaires
Devoir n°3 DEPARTEMENT D’ELECTROTECHNIQUE
Délégation Régionale de l’Ouest
Durée : 2H Examinateur : Mr KOUOKAM KAMDEM
Délégation Départementale du KOUNG-KHI Coef : 4 ROLAND
PCETP en électronique
CIRCUIT NUMERIQUE
DOCUMENTS AUTORISES
Aucun document en dehors de ceux remis aux candidats par les
examinateurs n’est autorisé
Question de cours : 5pts
1. Définir les termes suivants : circuit combinatoire ; codeur ; décodeur ; multiplexeur 2pts
2. Citer deux applications courantes du multiplexage et du démultiplexage 1pt
3. En quoi consiste le décodage 1pt
4. Après avoir donner le principe du codeur, donner son symbole 1pt
Exercice 1 : Construction d’un soustracteur 5pts
Complémenter est une étape vers la construction d’un soustracteur.
Complémenter à 2 un nombre binaire c’est changer tous les bits ; ajouter 1 au résultat.
Exemple : le complément à 2 de 1101011010 est 00010100101 + 1 = 0010100110
Problème : concevoir un circuit qui réalise le complément à 2 de tout nombre binaire 4 bits
1. Complémenter le tableau suivant : 2pts
Entrées Sorties
A4 A3 A2 A1 Y4 Y3 Y2 Y1
0 0 0 0 0 0 0 0
1 1 1 1 0 0 0 1
NB : le nombre Y4 Y3 Y2 Y1 est le complément à 2 du nombre A4 A3 A2 A1.
Le complément à 2 de 0000 est 0000 (seul cas particulier).
2. Utiliser les tableaux de KARNAUGH pour réaliser la mise en équation de chacune des 4 sorties.
On vérifiera que les résultats sont les suivantes : Y1 = A1 ; Y2 = A2 ⨁A1 ; Y3 = A3 ⨁(A1⨁A2) ;
Y4 = A4 ⨁( A1 + A2 +A3) 2pts
3. Réaliser le circuit en utilisant les portes logiques 1pt
Page 1 sur 2
Exercice 2 : MULTIPLEXEUR 5pts
Soit le circuit ci-dessous :
Les entrées SO et S1 forment un nombre binaire à 2 bits. SO est le LSB et S1 le MSB.
[S1SO] = S1. 21 + SO. 20 = K en decimal. Lorsque l’entrée de validation V ̅ est active, Y = Ik
̅ est inactive, Y = 0 (V est active au Niveau bas)
Lorsque l’entrée de validation V
1) Dresser la table de vérité de ce circuit 1pt
2) Donner l’équation liant les entrées à la sortie 1pt
3) Exprimer cette équation sous la 3ème forme canonique 1.5pt
4) En déduire le schéma à partir des portes NAND (le nombre d’entrée est au choix du candidat)
1.5pt
Exercice 3 : codeur 5pts
On veut réaliser un dé électronique à diodes LED disposées comme le montre la figure-1. Les
différentes
combinaisons d’affichage du dé électronique sont représentées dans la figure-2.
A titre d’exemple, si on veut afficher 2, il faut allumer les diodes a et g. On note que pour les
combinaisons d’entrée 0 (000) et 7 (111) aucune diode ne doit être allumée.
On veut réaliser le circuit logique de commande pour allumer les diodes. Ce circuit doit comporter 7 sorties, soit
une sortie par diode (a, b, c, d, e, f, g) et 3 entrées A, B, C pour le code binaire (C le poids le plus fort
1. Déterminer la table de vérité. 1pt
2. Déterminer les expressions simplifiées des sorties (a, b, c, d, e, f, g) en fonction des entrées A, B et C.
3pts
3. Donner le circuit logique de commande 1pt
Page 2 sur 2