0% ont trouvé ce document utile (0 vote)
167 vues4 pages

Réalisation d'un demi-soustracteur

Transféré par

a.hassaouy
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd
0% ont trouvé ce document utile (0 vote)
167 vues4 pages

Réalisation d'un demi-soustracteur

Transféré par

a.hassaouy
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd

Module : Architecture et

technologies des DUT / S1


ordinateurs Année :
2024/2025

TD n°2 : Les circuits combinatoires


Exercice n°1 :

La porte logique NAND étant adopté industriellement, c’est-à-dire que la plupart des
autres circuits sont fabriquées à partir des portes NAND.

1.1. Réaliser les logigrammes des portes NOT, AND et OR en utilisant les portes
NAND seulement ?
Exercice n°2 :

Un générateur de parité paire est un circuit qui génère un bit =1 si le nombre de bits
à 1 de l’information est paire.

2.1. Réaliser le logigramme d’un générateur pour une information sur 4bits ?
Exercice 3 :

3.1. A l’aide d’un additionneur complet 1 bit, réaliser un additionneur 5 bits ?

3.2. A partir de cet additionneur 5bits réaliser un inverseur complément à 2 d’une


information de 5bits.
Exercice 4 :
4.1. Réaliser un demi-soustracteur ?

4.2. À partir de ce demi-soustracteur, réaliser un soustracteur élémentaire (1bit) ET


(1bit) ?

A partir de cet soustracteur 5 bits réaliser un inverseur complément à 2 d’une


information de 5bits.
Exercice 5 :
1- Dans cet exercice, on veut réaliser un comparateur de deux nombres binaires xi et
yi à 1bit, dont le schéma synoptique est donné par la figure suivante.

5.1. Réaliser le logigramme de ce comparateur.

5.2. Réaliser un comparateur à


2bits.

Pr. Samir BARA


2- On veut réaliser un comparateur de deux nombres binaires à trois bits X=x2x1x0 et
Y=y2y1y0, dont le schéma synoptique est donné par la figure-2. On note que x0 et y0
sont les bits de poids les plus faibles.
a- Donner les expressions logiques des sorties S, I et E en fonction des sorties Si, Ii, Ei
avec i=0, 1, 2 du comparateur à 1 bit.
b- En déduire le schéma interne du comparateur à 3 bits.
3- On veut afficher les sorties du comparateur (S, I, E) sur un afficheur 7 segments à
cathodes communes en utilisant un transcodeur, comme le montre la figure-3a, et ce
pour obtenir l’affichage donné par la figure-3b.

a- Donner la table de vérité du transcodage permettant le passage du code S, I, E au code


7 segments.
b- Déterminer les expressions simplifiées des sorties en utilisant le tableau de
Karnaugh.
c- En déduire le schéma interne du transcodeur.

Exercice 5 :
On veut réaliser un dé électronique à diodes LED disposées comme le montre la figure-
1. Les différentes combinaisons d’affichage du dé électronique sont représentées dans
la figure-2.

Pr. Samir BARA


A titre d’exemple, si on veut afficher 2, il faut allumer les diodes a et g. On note que
pour les combinaisons d’entrée 0 (000) et 7 (111) aucune diode ne doit être allumée.
On veut réaliser le circuit logique de commande pour allumer les diodes. Ce circuit doit
comporter 7 sorties, soit une sortie par diode (a, b, c, d, e, f, g) et 3 entrées A, B, C pour
le code binaire (C le poids le plus fort).
1- Déterminer la table de vérité.
2- Déterminer les expressions simplifiées des sorties (a, b, c, d, e, f, g) en fonction des
entrées A, B et C.
3- Donner le circuit logique de commande.

Pr. Samir BARA


Module : Architecture et
DUT / S1
technologies des
Année :
ordinateurs
2024/2025

TPs n°1 : La réalisation de quelques circuits combinatoires

Avant de commencer : Créer un dossier de travail nommé « TPs Circuits » sur le


bureau de votre PC puis télécharger le fichier exécutable de l’outil Logisim vers ce
dossier.
Exercice n°1:

1.1. Lancer l’outil Logisim puis réaliser le logigramme suivant :

1.2. Enregistrez ce schéma sous nom tp1-exe1 dans le dossier de travail.


1.3. En vous mettant en mode simulation, complétez la table de vérité qui correspond
à ce circuit.
1.4. Comment s’appelle le circuit que l’on vient de réaliser ?

Exercice n°2 :

Toujours sous l’outil Logisim, créer un nouveau projet pour chaque question puis
enregistrer le résultat sous nom correspondant.

2.1. Réaliser le logigramme d’un multiplexeur 8 voies vers 1.


2.2. Réaliser le logigramme d’un démultiplexeur 1 voie vers 4.
2.3. Réaliser le logigramme d’un encodeur à 8 entrées.
2.4. Réaliser le logigramme d’un décodeur à 8 entrées.

Exercice n° 3 :

3.1. Réaliser les logigrammes de tous les circuits des Tds n°2.
3.2. Réaliser le logigramme complet de L’exercice 6 dans les Tds n° 2.

Pr. Samir BARA

Vous aimerez peut-être aussi