Professeur : J. Richard L.T P.E.
Martin Année scolaire 2000/01
LOGIQUE SEQUENTIELLE .
1 0 0 1
CLASSE : T° S . 1 1 0 0
COURS 1 LES BASCULES Qn : Etat mémoire.
DATE : / / 00.
Conclusions
R: Entrée de « remise à zéro » (reset) Q=0, /Q=1.
S: Entrée de « mise à un » (set) Q=1, /Q=0.
Les bascules (flips-flops) sont des circuits à deux états stables (ce qui les fait encore ap- Si R=S=0 état mémoire les sorties conservent leur état antérieur.
peler bistables). Ce sont des circuits qui sont utilisés pour mémoriser l’état de signaux
Si R=S=1, forçage des sorties à 0 Q=/Q=0, combinaison inutilisée.
d’entrée, états qui sont alors disponibles en permanence à la sortie des bascules. C’est l’ap -
plication d’un signal de commande qui permet de mémoriser l’état des signaux présents à 1.2 Les bascules R-S avec des opérateurs NAND.
l’entrée des bascules à un instant donné.
Schéma
Il existe 4 types de bascules: les bascules R-S, R-S-H, D, JK.
Table de vérité
1. Bascules asynchrones S
Q
• Les bascules qui sont décrites ci-dessus sont dites asynchrones (ou bascules non synchro-
nisées). Pour ce type de bascules le changement d’état de la sortie se produit au moment où
la combinaison des valeurs d’entrée est changée (en négligeant les temps de propagation).
1.1 Les bascules R-S avec des opérateurs NOR.
/Q
Schéma R
S
R ≥1 Q &
Q
B
I
+5v
A
≥1 /Q & /Q
S
R
Table de vérité
R S Qn+1 /Qn+1
R S Qn+1 /Qn+1 0 0 1 1
0 0 Qn /Qn 0 1 0 1
0 1 1 0 1 0 1 0
- Cours T°S Les bascules Page 1/4
Professeur : J. Richard L.T P.E. Martin Année scolaire 2000/01
1 1 Qn /Qn
2. Bascules synchrones.
Sont des bascules pour lesquelles le changement d’état de la sortie, qui correspond à une
nouvelle combinaison des valeurs d’entrées, ne peut s’effectuer que lorsqu’un signal de
Conclusions contrôle appelé signal d’horloge prend lui même une valeur donnée.
R: Entrée de « remise à zéro » (reset) Q=0, /Q=1. Toutes les bascules synchrones disposent d’une entrée d’horloge (H ou CLK).
S: Entrée de « mise à un » (set) Q=1, /Q=0.
Si R=S=1 état mémoire les sorties conservent leur état antérieur.
Si R=S=0, forçage des sorties à 1 Q=/Q=1, combinaison inutilisée.
1.3 Exemple d’application « anti – rebond »
D Q
Initialement I est sur la position A, au passage de AB il se produit des rebonds et
donc le contact se trouve un grand nombre de fois entre les 2 positions A et B.
De la même manière lorsque l’inverseur I passe de BA il se produit le même phé- H
nomène. /Q
AB BA
t
S
t
2.1 Les bascules R-S-H.
Q Symbole
R Q
t H
/Q
S /Q
Chronogrammes
t
1.4 Référence des circuits TTL et CMOS à bascules R-S.
TTL: 74xx118, 74xx119, 74xx279.
CMOS: 4043, 4044.
- Cours T°S Les bascules Page 2/4
Professeur : J. Richard L.T P.E. Martin Année scolaire 2000/01
t
S
t
R
t
Q
t
/Q
t
2.2 Les bascules D.
Symbole Table de vérité
H D Q /Q
X X Q0 /Q0
0 0 1
1 1 0
x: état indifférent Q0: état mémoire.
Exemple d’utilisation d’une bascule D « diviseur de fréquence par 2 »
D Q
H H
/Q
- Cours T°S Les bascules Page 3/4
Professeur : J. Richard L.T P.E. Martin Année scolaire 2000/01
On a bien un cycle de comptage qui commence à 00 jusqu’à 11; puis qui recommence à 00
jusqu’à 11 ect... Il y 4 valeurs différentes d’où le nom de « compteur modulo 4 ».
On a TQ=[Link] donc FQ=FH/2.
2.3 les bascules J-K.
Symbole Table de vérité
H J K Q /Q
0 x x Q0 /Q0
0 0 Q0 /Q0
0 1 0 1
1 0 1 0
1 1 /Q Q
x: état indifférent
Q0: état mémoire.
Exemple d’utilisation d’une bascule JK « compteur synchrone modulo 4 »
- Cours T°S Les bascules Page 4/4