Correction du TD 4
Exercice 1
1. L’entrée S = 0 sur la porte NAND n°2 impose Q =1 . Les entrées de la porte NAND
n°1 étant toutes les deux au niveau haut on a Q = 0 . Cette situation correspond au mode
Reset de la bascule RS
L’entrée R = 0 sur la porte NAND n°1 impose Q =1 . Les entrées de la porte NAND
n°2 étant toutes les deux au niveau haut on a Q = 0 . Cette situation correspond au mode
Set de la bascule RS
2. Le circuit est dans un état définit par R = 1, S = 0, Q = 0, Q = 1 . Lorsque l’entrée S
commute vers le niveau haut S : 0 → 1 la sortie de la porte NAND n°2 ne change pas
puisque l’une des deux entrées reste a 0. Les sorties restent donc les mêmes.
3. Le circuit est dans un état définit par R = 0, S = 1, Q = 1, Q = 0 . Lorsque l’entrée R
commute vers le niveau haut R :0 → 1 la sortie de la porte NAND n°1 ne change pas
puisque la seconde entrée reste a 0. Les sorties restent donc Q = 1, Q = 0 . Comme
précédemment la bascule à garder en mémoire les sorties correspondant à la
configuration antérieure des entrées.
4.
S R Q Q
1 1 Q0 Q0 Mémoire
0 1 0 1 Reset
1 0 1 0 Set
0 0 1 1
Exercice 2
1. Directement à partir du schéma on lit A = Q + CLK et B = Q + CLK
2. La bascule D synchrone recopie sur sa sortie la valeur présente sur son entrée au
moment du front montant sur le signal d'horloge CLK
CLK
Exercice 3
La bascule est active sur fronts montants. L'entrée R (Reset) est prioritaire sur toutes
les autres. Le chronogramme s'obtient directement à partir de la table de vérité.
CLK
Reset
Set
Q
Exercice 4
1. Il s’agit d’une bascule maître esclave. Sur le schéma on lit directement
R1 = E • Q 2 R 2 = E • Q1
S1 = E • Q 2 S 2 = E • Q1
2. La table de vérité est donnée
S R Q Q
0 0 Q0 Q0 Mémoire
0 1 0 1 Reset
1 0 1 0 Set
1 1 0 0 « Interdit »
3. Lorsque E = 0 on a R1 = S1 = 0 et R2 = Q1 , S 2 = Q1 la bascule 1 (maître) est en
mode mémoire alors que la bascule 2 (esclave) est en mode écriture (set ou reset). La
bascule esclave recopie les sorties de la bascule maître.
4. Lorsque E = 1 on a R2 = S 2 = 0 et R1 = Q2 , S1 = Q2 la bascule 2 (l’esclave) est
en mode mémoire alors que la bascule 1 (le maître) est en mode écriture (set ou reset). La
bascule maître enregistre les variations de l’entrée E sans que les sorties de la bascule
esclave changent.
5.
esclave mémoire
esclave mémoire
esclave mémoire
esclave mémoire
esclave mémoire
maître mémoire
maître mémoire
maître mémoire
maître mémoire
maître mémoire
esclave reset
esclave reset
esclave reset
maître reset
maître reset
esclave set
esclave set
maître set
maître set
maître set
E
R1
S1
Q1
Q1
R2
S2
Figure 5
6. La sortie Q change de valeur à chaque transition 1 → 0 sur l'entrée E: Il s'agit d'une
bascule T active sur front descendant. On peut également voir ce système comme un
diviseur de fréquence par 2 (la fréquence du signal sur la sortie Q est deux fois plus petite
que sur l'entrée E).