EST d’Essaouira 22-23.
✍
GI 1/ IDSD 1.✍ TD 3 : Circuits Combinatoires Informatique
1 Exercice 1
Soit le circuit logique suivant : E0 et E1 sont des entrées de données.
① Trouver l’équation logique de la variable de sortie S en fonction de E0 , E1 , V et A0 .
② Discuter la valeur de S en fonction de V.
③ Donner la valeur de S selon la valeur de A0 . Déduire le rôle de A0 et V?
④ Il s’agit de quel circuit?
2 Exercice 2
Soit le circuit suivant à base d’un DeMux de 1x4 et un Mux 4x1 :
Donner la table de vérité pour la sortie D2
3 Exercice 3
Réaliser le circuit qui permet d’effectuer le complément à deux d’un nombre binaire de 3 bits
à l’aide de 3 Mux 8x1.
4 Exercice 4
Le but de cet exercice est de concevoir un circuit permettant de détecter la parité d’un mot de
3 bits ( abc)2 . La sortie vaudra 0 si le nombre de ”1” en entrée est pair (ex : 011) et 1 sinon (ex :
100).
① Donner la table de vérité correspondante.
② réaliser cette fonction à l’aide de :
Page 1
• Utiliser un multiplexeur 8x1 puis Mux 4x1.
• Utiliser un démultiplexeur 1x8 puis DeMux 1x4.
• Utiliser un décodeur 3x8.
5 Exercice 5
Le code ROT5 permet de faire la rotation d’un nombre binaire en ajoutant 5 en binaire, sans
retenue. Ex : ROT5(0000) = 0101 ; ROT5(1111) = 0100.
Réaliser le circuit de conversion de binaire au ROT5 en utilisant un décodeur de 4 entrées et
des portes logiques.
6 Exercice 6
① Donner le schéma d’un Soustracteur de n bits en complément à 2 ([ an−1 an−2 . . . a1 a0 ] − [bn−1 bn−2 . . . b1 b0 ])
à l’aide des additionneurs complets
② Déduire le schéma d’un seul circuit qui fait l’addition et la soustraction en complément à 2
de deux nombres composées de n bits selon une commande c (0 : addition, 1 : soustraction)
7 Exercice 7
Donner l’équation logique de la fonction S du montage suivant :
8 Exercice 8
① En utilisant un multiplexeur 8x1 et des portes logiques, réaliser avec deux méthodes dif-
férentes la fonction logique suivante :
F = Ā B̄C̄ D̄ + Ā B̄CD + ABC̄ D̄ + A B̄C̄ D̄ + A B̄CD + ABCD
② Réaliser les fonctions logiques suivantes à l’aide d’un décodeur 74138 (3 vers 8) et des portes
logiques :
sachant que la sortie Yi de rang i du décodeur et activée pour la valeur 20 A + 21 B + 22 C.
F1 = ĀBC̄, F2 = Ā B̄C, F3 = ĀBC + B̄C̄D
Page 2