Boucle à verrouillage de phase
principe, applications,…
Claude Pellet, L. Béchou, G. Couturier 2016-2017
• Structure
• Principe de fonctionnement
• Applications :
– Reconstruction de porteuse
– Démodulation de fréquence
– Synthèse de fréquence
Définition d’une boucle à verrouillage de
phase
Une Boucle à verrouillage de phase (Phase Locked Loop
ou PLL en anglais) est un système bouclé qui réalise un
asservissement de la phase instantanée d’un oscillateur
local avec la phase instantanée d’un signal extérieur.
Structure d’une boucle à verrouillage de
phase
Une boucle à verrouillage de phase requiert 3 éléments :
• Un comparateur de phase
• Un filtre passe bas
• Un oscillateur contrôlé en tension
Structure d’une boucle à verrouillage de
phase analogique
Le comparateur de phase peut-être réalisé par :
• Un multiplieur (PLL analogique)
• Un ou exclusif, une bascule, … (PLL numérique)
Structure d’une boucle à verrouillage de
phase analogique
L’oscillateur contrôlé en tension , ou
Voltage Controlled Oscillator VCO en
anglais, est un oscillateur dont la fréquence
dépend d’une tension Vc
Courbe de réponse du VCO
fvcMax
fvco VCO Vc
f0
fvco = f0 + a ×VC fvcmin
-VcMax VcMax
L’oscillateur contrôlé en tension (ou Voltage Controlled Oscillator
VCO en anglais est un oscillateur dont la fréquence fVCO dépend
d’une tension Vc
Structure d’une boucle à verrouillage de
phase analogique
Le filtre passe-bas est caractérisé par
une fréquence de coupure Fc
Fonctionnement d’une PLL analogique
ve (t) = A cos(ω et) = A cos(Ψe (t))
vs (t) = B cos(ω s t − ϕ ) = B cos(Ψ s (t))
Ψe,s (t) est la phase instantanée de respectivement Ve,s (t)
Le principe de ce circuit est de réaliser un asservissement de phase :
la phase instantanée de vs(t) est asservie à la phase instantanée de Ve(t)
Ψ s (t) = Ψe (t) + cste ω st − ϕ = ω et + cste
et On obtient donc aussi un
ωs = ωe (−ϕ ) = cste asservissement de fréquence
avec une erreur nulle sur f
Fonctionnement d’une PLL analogique
Boucle verrouillée
Boucle non verrouillée
Plage de capture et plage de verrouillage
Applications
1) Récupération de porteuse
2) Démodulation de fréquence
3) Synthèse de fréquence
Applications : recouvrement de porteuse
Applications : démodulation de fréquence
Modulation de fréquence : Ve (t) = Ve0 cos(ω e (t) × t + ϕ e )
Ψ s (t) = Ψe (t) + cste ω e (t) = ω e0 + m × S(t)
ω st − ϕ s = ω e (t) × t + ϕ e + cste
ω s = ω e (t) ω s0 + a ×VC (t) = ω e0 + m × S(t)
m
VC (t) = × S(t)
a
Il faut que la fréquence du VCO suive les variations dans le temps de la
fréquence du signal d’entrée , il faut donc que la tension Vc reproduise
les variations du signal qui a modulé la fréquence du signal d’entrée.
Il faudra choisir une fréquence de coupure du filtre de la PLL plus
grande que la fréquence max du signal modulant.
Applications : synthèse de fréquence
En rajoutant des diviseurs au schéma d’une PLL, puisque les fréquences des signaux
situés à l’entrée du comparateur de phase sont identiques lorsque la boucle est
verrouillé, on obtient :
fH ΔfOUT ΔfH
fOUT = M avec =
N fOUT fH
Synthèse de fréquence : généralités
Synthèse de fréquence : DDS
Calcul de la phase
(0 à 360°) sur n bits
fC
fC
fout = M × n
2
Synthèse de fréquence : DDS
Algorithme qui calcule
l’amplitude du sinus pour
une phase donnée
fC
fC
fout = M × n
2
Synthèse de fréquence : DDS
fc
fC
fout = M × n
M 2
Sur n bits
En général le DAC est suivi d’un filtre passe-bas pour lisser le signal
Synthèse de fréquence : DDS
La synthèse numérique directe est un système numérique, ce
qui lui donne une grande flexibilité, cependant donc on devra
faire face à tous les problèmes inhérents aux systèmes
numériques :
• Repliement de spectre
• Bruit de quantification
• Imperfection du convertisseur Numérique Analogique (DAC)
• …
Synthèse de fréquence :
comparaison PLL / DDS
Fin du cours !!!
Synthèse de fréquence : principe de base
Synthèse de fréquence : DDS
fVCO
15 MHz
10 MHz
5 MHz
10 MHz fe
9,8 MHz 10,2 MHz
Plage de capture
5 MHz 15 MHz
Plage de verrouillage
https://www.youtube.com/watch?v=kLmEBq92fAA