UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
-----------------------------------------------------------------------------------------------------------------
Solution des exercices complémentaires
Solution de l’Exercice :
L’operateur (ET) est repente par l’operateur une multiplication, tandis que l’operateur (OU)
est représenté par addition.
Donc, S=a.b.(c+d).
Le circuit électronique qui donne cette fonction logique est :
Solution de l’Exercice :
f1 = +b
f2 = + +c
f3 = b+ a+
[Link]
UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
Solution de l’Exercice :
1) Table de vérité est :
2) La fonction logique est :
3) La sortie logique « S » de ce circuit est
[Link]
UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
Solution de l’Exercice :
S1=/(a.b+ac)
S2= a./b+/a.b
S3=a+b.c
S4= /a+a./b
Solution de l’Exercice :
1) La fonction logique est :
2) Le circuit logique :
Solution Exercice :
Un additionneur complet nécessite une entrée supplémentaire : une retenue. L'intérêt de celle-
ci est de permettre le chaînage des circuits. La table de vérité d'un additionneur complet est :
Le circuit correspondant, l'additionneur complet, est composé de deux demi-additionneurs en
série accompagnés d'une logique pour calculer la retenue (un OU entre les deux retenues
générales par chacun des demi-additionneurs) :
[Link]
UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
Solution Exercice :
Les formes conjonctives et disjonctives des fonctions logiques des circuits suivant sont:
a.
S1 = (a+b)( ) + = (a+b)( )+ = + S1 = +
Donc la table de vérité est :
a b S1
0 0 1
0 1 1
1 0 1
1 1 0
Forme conjonctive : S1 = +
Forme disjonctive : S2 = + +a = ( )+a =a + S2 =
S2 = ( )b+ = +
a b c S1
0 0 0 1
[Link]
UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
0 0 1 1
0 1 0 0
0 1 1 0
Forme conjonctive : S1 = + c)( + = + c + =
Forme disjonctive : S2 = + = ( + c) =
Solution de l’Exercice :
R -1 a b s
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 0
La somme des produits :
S1 = – 1 + – 1 a + – 1 + R –1
S1 = + –1 + –1 a
S1 = + –1
Le produit des sommes :
S2 = (R – 1 + a + b) ( –1 + a + b) ( –1 + + b) ( –1 + + )
S2 = (a + b) ( –1 + )
S2 = + –1
Donc S1 = S2
[Link]
UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
Solution de l’Exercice :
Le tableau de Karnaugh suivant permet de déterminer les fonctions logiques S1 et S2.
S1 = a + +
S2 = ( (
Solution de l’Exercice :
Solution de l’Exercice :
1) La fonction X :
La fonction Y :
[Link]
UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
La fonction Z :
La fonction logique Z est telle que :
2) Le circuit logique équivalent est :
[Link]
UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
Solution de l’Exercice :
Solution Exercice :
- Un multiplexeur 8 entrées et 1 sortie :
Un multiplexeur est un système numérique (circuit intégré), qui dispose de 2 n entrées, d’une
sortie et de n lignes de sélection. Ce circuit permet d’établir une liaison entre sa sortie et une
entrée parmi les 2 n , selon la configuration binaire présenté sur les n lignes de sélection.
Exemples (en technologie TTL)
74 ALS 153 : 2 multiplexeurs 4 vers 1
74 ALS 151 : multiplexeur 8 vers 1
Equation de la sortie
Si A et B sont les signaux d'adresse, C0 à C3
les quatre lignes d'entrées, l'équation de la
sortie Y de l'un des multiplexeurs du circuit
74 ALS 153 s'écrit :
[Link]
UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
- Un décodeur 3 vers 8 :
Plusieurs circuits intégrés sont utilisés, dans la pratique, pour transformer les signaux logiques
d’une représentation à une autre (du binaire naturel vers le BCD par exemple). Ces types de
circuits sont appelés « décodeurs ».
Exemple : Dans les applications électroniques, le décodeur 7 segments (74LS49) est souvent
utilisé, il permet de piloter un afficheur sept segment en décimal (10 digits de 0 à 9), à partir
d’une combinaison de 4 bits d’entrées.
Solution Exercice :
Un comparateur 4 bits ;
Un comparateur binaire est un circuit ayant 2 mots d'entrée A et B de N bits chacun, et une
sortie indiquant si A=B en termes de nombres binaires. Cette sortie indique le résultat de la
comparaison comme suit :
- Si A = B, la sortie (A = B) passe à l'état ‘1’ tandis que les sorties (A > B) et (A < B) passent à
l'état ‘0’.
Exemple1 : Comparateur 4 bits 74LS85.
Exemples (en technologie TTL) : 74 ALS 521 ou 74 ALS 688 : comparateurs 8 bits
Equation de la sortie
Pour les besoins de l'étude, considérons un comparateur 4 bits. Il est clair que la sortie ne sera
active que si les deux mots A et B sont égaux bit à bit :
Diagramme fonctionnel
- Un additionneur complet ;
Un additionneur est un circuit admettant en
entrée deux mots de N bits, et fournissant en
sortie le résultat de l'addition binaire des
deux mots d'entrée, sur N+1 bits :
[Link]
UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
Solution Exercice :
Le schéma suivant est celui d’une ALU.
- Le bloc 1 (II) réalise les 3 opérations de base (addition, multiplication et inversion). Ce
bloc est commandé par le bloc 2.
- Le bloc 2 (I) est décodeur binaire décimal.
- Le bloc 3 (III) est additionneur complet.
Solution Exercice 29
1- Un Multiplexeur (Multiplexer en anglais) est un circuit logique combinatoire qui possède
4 entrées (2n), 2 broches de sélection (n) et une sortie. Il permet de transmettre sur une
même liaison des informations provenant de plusieurs sources.
2- Schéma
[Link]
UNNIVERSITE SULTAN MOULAY SLIMANE AU 2019/2020
Faculté Polydisciplinaire SMP / S6
Béni Mellal Informatique Industrielle
Symbole Normalisé du Mux 41:
Le circuit intégré de ce multiplexeurs 4 vers 1 est : 74153
3-. Table de vérité :
4-La fonction logique :
[Link]