Université Ferhat Abbas setif-01 Département d’électronique
Faculté de technologie spécialité micro-électronique
Conception des Cl analogiques numériques CMOS
Tp04 :application des circuits CMOS dans
Des circuits logiques
Réalisé par :
Chebli Abd Elghafour
Introduction :
La logique numérique à MOS complémentaire, constituant des blocs de complexité SSI
(intégration à très grande échelle) et MSI (intégration à moyenne échelle), a été accueillie
comme la famille logique idéale. Elle a rapidement gagné en popularité et un nombre
croissant de constructeurs l'utilise avec des prix de revient raisonnables.
Destinée à l'origine à des applications aérospatiales, la famille CMOS trouve actuellement
sa vocation dans les instruments portables, dans l'électronique industrielle et médicale,
l'automobile et les périphériques d'ordinateur et domine, en plus, le marché de
l'horlogerie électronique.
Certains circuits CMOS, comme les commutateurs analogiques bidirectionnels, exploitent
les propriétés uniques de la technologie CMOS ; d'autres tirent avantage du faible
encombrement et des possibilités de haute densité permettant d'atteindre réellement la
complexité LSI (intégration à grande échelle). Mais la plupart des circuits CMOS existant
aujourd'hui sont de complexité SSI et MSI et exécutent des opérations logiques qui
existent déjà depuis plusieurs années en technologie TTL. Par conséquent, il est à la fois
utile et pratique de comparer le fonctionnement de la CMOS avec celui de la TTL, plus
familière. Beaucoup de boîtiers CMOS sont compatibles broche à broche avec leur
homologue TTL, d'autres ne sont identiques que par leur fonctionnement et d'autres,
enfin, ne sont que similaires et dans la plupart des cas offrent des avantages
supplémentaires.
Circuit multiplexage Mux :
Dans le circuit de multiplexeur à base de CMOS dont le signal d’entrée est transmis vers
suivant le signal d’activation s.
1. Les portes de transmission
La porte de transmission (TG) est utilisée dans la conception du circuit CMOS numérique
pour passer ou non un signal, Le symbole schématique et logique de la porte de
transmission (TG) dans la fig. a
La porte est composée de la connexion parallèle d’un NMOS et d’un PMOS dispositif. En se
référant à la figure lorsque S (pour sélectionner) est élevé, nous observons que le porte de
transmission passe le signal sur l’entrée à la sortie (en notant les nœuds que nous
définissons comme l’entrée ou la sortie sont interchangeables). La résistance entre
l’entrée et la R Rp.
TG.
Fig a :la porte de transmission
FIG B-Path selector
Simulation le port de transmission :
S S IN OUT S S IN OUT
0V 5V 5V 5V 0 1 1 1
OV 5V 0V 0V 0 1 0 0
TABLEAU DE TENSION TABLEAU DE LOGIQUE
SIMULATION MUX:
S S A B Z S S A B Z
0V 5V 0V 0V OV 0 1 0 0 0
OV 5V 5V 0V 5V 0 1 1 0 1
0V 5V 0v 5v 5v 0 1 0 1 1
0v 5v 5v 5v 5v 0 1 1 1 1
Tableau des tension Tableau logique
REALISATION D’UN BASCULE RS :
S R Q Q S R Q Q
ETATE
0V 0V 0 0
ETATE
PRECEDENT PRECEDENT
0V 5V 5V 0V 0 1 1 0
5V 0V 0V 5V 1 0 0 1
ETAT
5V 5V ETAT 1 1 INTERDIT
INTERDIT
TABLEAU DES TENSION TABLEAU LOGIQUE