0% ont trouvé ce document utile (0 vote)
995 vues5 pages

Circuit Logique pour Dé Électronique

Ce document décrit un exercice visant à réaliser un circuit logique simulant un dé électronique à 7 diodes (a, b, c, d, e, f, g). Il présente la table de vérité, les expressions logiques des sorties et le logigramme du circuit. Un second exercice décrit un comparateur de nombres binaires à 1 et 2 bits ainsi qu'un transcodeur 3 vers 7 segments pour l'affichage des résultats.

Transféré par

Ibtissem DERRAR
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd
0% ont trouvé ce document utile (0 vote)
995 vues5 pages

Circuit Logique pour Dé Électronique

Ce document décrit un exercice visant à réaliser un circuit logique simulant un dé électronique à 7 diodes (a, b, c, d, e, f, g). Il présente la table de vérité, les expressions logiques des sorties et le logigramme du circuit. Un second exercice décrit un comparateur de nombres binaires à 1 et 2 bits ainsi qu'un transcodeur 3 vers 7 segments pour l'affichage des résultats.

Transféré par

Ibtissem DERRAR
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd

UCB Lyon1 Département Informatique

Licence STS

Bases de l’architecture pour la programmation LIFASR 3

Thème 2 : Circuits Combinatoires


Exo 6 : Dé électronique

Dans cet exercice, on veut réaliser un circuit logique qui simule un dé électronique à diodes
(LED), comme le montre la figure ci-dessous (Figure_1)
a b
d
c e

f g

Figure_1
- Les différentes combinaisons d’affichage du dé électronique sont représentées dans la
figure-2.

Figure-2.

Remarque : Par exemple, si on veut afficher 3, il faut allumer les diodes a, d et g.


On note aussi que pour les combinaisons d’entrée (XYZ= 000) et (XYZ=111) aucune diode
ne doit être allumée.
Le circuit à réaliser doit comporter 7 sorties, soit une sortie par diode (a, b, c, d, e, f, g) et 3
entrées X, Y, Z.

1) Déterminez la table de vérité.


2) Déterminez et simplifier les expressions des sorties (a, b, c, d, e, f, g) en fonction des
entrées X, Y et Z.
3) Donnez le circuit logique (le logigramme)
4) Proposez un circuit combinatoire (déjà vu en cours) qui pourra réaliser cette fonction

Correction :
La table de vérité
UCB Lyon1 Département Informatique
Licence STS

Bases de l’architecture pour la programmation LIFASR 3

Décimal X Y Z a b c d e f g
0 0 0 0 0 0 0 0 0 0 0
1 0 0 1 0 0 0 1 0 0 0
2 0 1 0 1 0 0 0 0 0 1
3 0 1 1 1 0 0 1 0 0 1
4 1 0 0 1 1 0 0 0 1 1
5 1 0 1 1 1 0 1 0 1 1
6 1 1 0 1 1 1 0 1 1 1
7 1 1 1 0 0 0 0 0 0 0

Tableaux de Karnaugh

YZ YZ
X 00 01 11 10
X 00 01 11 10
1
0 1 1
0 1
1 1 1 1 1 1
1

a  g  Y X  Y X  ZY d  Z X  ZY
 X  Y  ZY

YZ YZ
X 00 01 11 10 X 00 01 11 10
0 0

1 1 1
1 1 1

c  e  Z XY b  f  YX  ZX

3) Logigramme :
UCB Lyon1 Département Informatique
Licence STS

Bases de l’architecture pour la programmation LIFASR 3

Circuit plus complexe

1- Dans cet exercice, on veut réaliser un comparateur de deux nombres binaires xi et yi à


1bit, dont le schéma synoptique est donné par la figure 1.
1) Trouvez la table de vérité
2) Donnez les expressions logiques des sorties
3) Le logigramme du comparateur

Figure 1

2- On veut maintenant réaliser un comparateur de deux nombres binaires à deux bits


X=X1X0 et Y=Y1Y0, dont le schéma synoptique est donné par la figure 2.
On note que X0 et Y0 sont les bits de poids les plus faibles.

Figure 2

1. Donnez les expressions logiques des sorties S1, S2 et S3 en fonction des entrées Xi et
Yi avec i=0, 1 du comparateur à 1 bit.
2. Tracez le logigramme du comparateur à 2 bits.

3- On veut afficher les sorties du comparateur (S1, S2, S3) sur un afficheur 7 segments en
utilisant un transcodeur 3 vers 7, comme le montre la figure 2, et ce pour obtenir l’affichage
donné par la figure 3.

Figure 2
UCB Lyon1 Département Informatique
Licence STS

Bases de l’architecture pour la programmation LIFASR 3

Figure 3

1. Donnez la table de transcodage permettant le passage du code S1, S2, S3 au code 7


segments.
2. En déduire le schéma interne (logigramme) du transcodeur.

Correction :
Table de vérité
Xi Yi S1 S2 S3
S1  XiYi
0 0 0 0 1
S 2  XiYi
0 1 0 1 0
S 3  XiYi  XiYi  Xi  Yi
1 0 1 0 0
1 1 0 0 1

Logigramme

Partie 2 : Pour le comparateur à 2 bits (voir le cours svp)


Partie 3 :
Table de transcodage
UCB Lyon1 Département Informatique
Licence STS

Bases de l’architecture pour la programmation LIFASR 3

Affichage S1 S2 S3 a b c d e f g
S 1 0 0 1 0 1 1 0 1 1
E 0 0 1 1 0 0 1 1 1 1
I 0 1 0 0 1 1 0 0 0 0
Les équations :

Logigramme :

Vous aimerez peut-être aussi