100% ont trouvé ce document utile (2 votes)
963 vues4 pages

Exercice N°1: Série TD 3

Le document présente 10 exercices de logique combinatoire et séquentielle. Les exercices portent sur des sujets comme les codeurs, décodeurs, additionneurs et autres circuits logiques. Des solutions sont demandées sous forme d'expressions logiques, de tables de vérité et de schémas de circuits.

Transféré par

Katia Chalal
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd
100% ont trouvé ce document utile (2 votes)
963 vues4 pages

Exercice N°1: Série TD 3

Le document présente 10 exercices de logique combinatoire et séquentielle. Les exercices portent sur des sujets comme les codeurs, décodeurs, additionneurs et autres circuits logiques. Des solutions sont demandées sous forme d'expressions logiques, de tables de vérité et de schémas de circuits.

Transféré par

Katia Chalal
Copyright
© © All Rights Reserved
Nous prenons très au sérieux les droits relatifs au contenu. Si vous pensez qu’il s’agit de votre contenu, signalez une atteinte au droit d’auteur ici.
Formats disponibles
Téléchargez aux formats PDF, TXT ou lisez en ligne sur Scribd

Université Mouloud Mammeri, Tizi-Ouzou

Faculté de Génie Electrique et d'Informatique


Département d’Automatique
Matière : Logique combinatoire et séquentielle
Promotion : Licence S4, Année : 2019/2020
Enseignante : Madame Z. HALICHE
Série TD 3

Exercice N°1
Soit un circuit combinatoire à 5 lignes d’entrée et 3 lignes de sorties, comme le montre
la figure ci-dessous :
E3 E2 E1 E0

EIN Eout

A B
Le fonctionnement est le suivant :
- Lorsqu’une seule ligne d’entrée parmi E0, E1, E2, E3, se trouve au niveau haut, son
numéro est codé en binaire sur les sorties BA.
- Si plusieurs lignes sont simultanément au niveau haut, le circuit code le numéro le
plus élevé.
- Si toutes lignes d’entrée sont au niveau Bas, le circuit code BA=00, mais on
signale par Eout=1 que ce code n’est pas validé. Dans tous les autres cas Eout=0.
- Le fonctionnement décrit jusqu’ici s’observera lorsque Ein=1. Si Ein=0, on a :
B=A=Eout=0.
1- Donner la table de vérité du codeur.
2- Donner les expressions logiques des sorties A, B et Eout en fonction des entrées
de E0….E3 et Ein.
3- En déduire le circuit logique du codeur.
Exercice N°2

On considère le circuit de la figure -1 qui possède 3 entrées A, B, et C, une entrée


de validation G ainsi que huit sorties S7….S0 .
1- Donner les expressions logiques des sorties Si (i=0, 1, …7) en fonction des entrées
A, B, C et G.
2- Déterminer la table de vérité du circuit. En déduire la fonction réalisée par le
circuit ?
3- On symbolise le circuit de la figure –1 par le schéma bloc de la figure -2. En
utilisant ce schéma bloc, comment peut-on faire l’extension de la capacité de
décodage à :
a- 16 sorties ; b- 32 sorties ; c- 64 sorties.
G C B A

Schéma Bloc

S7 …………………S1 S0
Figure-2
Université Mouloud Mammeri, Tizi-Ouzou
Faculté de Génie Electrique et d'Informatique
Département d’Automatique
Matière : Logique combinatoire et séquentielle
Promotion : Licence S4, Année : 2019/2020
Enseignante : Madame Z. HALICHE

Figure-1

Exercice N°3
La table de vérité ci-dessous détaille le fonctionnement du transcodeur BCD-7
segments permettant d’afficher les différents chiffres décimaux.
Les variables d’entrée A, B, C, D sont écrit en BCD, les variables de sortie a, b, c, d, e, f,
g, correspondent à chacun des segments de l’afficheur.

Chiffre D C B A a b c d e f g
0 0 0 0 0 1 1 1 1 1 1 0
1 0 0 0 1 0 1 1 0 0 0 0
2 0 0 1 0 1 1 0 1 1 0 1
3 0 0 1 1 1 1 1 1 0 0 1
4 0 1 0 0 0 1 1 0 0 1 1
5 0 1 0 1 1 0 1 1 0 1 1
6 0 1 1 0 0 0 1 1 1 1 1
7 0 1 1 1 1 1 1 0 0 0 0
8 1 0 0 0 1 1 1 1 1 1 1
9 1 0 0 1 1 1 1 1 0 1 1
1- Donner les expressions logiques des sorties en fonction des entrées.
2- Apres simplification, donner le circuit logique.

Exercice N°4
Réaliser un additionneur de deux nombres A et B Tq, A= a2a1a0 et B=b2b1b0.
Université Mouloud Mammeri, Tizi-Ouzou
Faculté de Génie Electrique et d'Informatique
Département d’Automatique
Matière : Logique combinatoire et séquentielle
Promotion : Licence S4, Année : 2019/2020
Enseignante : Madame Z. HALICHE
Exercice N°5
- Réaliser un soustracteur élémentaire
- Réaliser un soustracteur de deux nombres A et B Tq, A= a2a1a0 et B=b2b1b0.

Exercice N°6
Soit le montage de la figure ci-dessous, réalisé à partir de 3 multiplexeurs MUX-
1, MUX-2, MUX-3 chacun à 4 entrées.

1- Donner l’expression logique de Z en fonction de A, B, C, D et E.


2- Ecrire cette expression qu’avec des OU exclusif.

Exercices supplémentaires

Exercice N°7
Réaliser un décodeur 1 parmi 64 à l’aide de circuits 74LS138

Exercice N°8
Réaliser un décodeur à 3 entrées et 8 sorties en utilisant le décodeur binaire- décimal
74LS42 :
Université Mouloud Mammeri, Tizi-Ouzou
Faculté de Génie Electrique et d'Informatique
Département d’Automatique
Matière : Logique combinatoire et séquentielle
Promotion : Licence S4, Année : 2019/2020
Enseignante : Madame Z. HALICHE

Exercice N°9
Réaliser la fonction majorité à 3 entrées avec :

- Un décodeur 3 vers 8
- Un multiplexeur 8 vers 1.

Exercice N°10
Le circuit de la figure 1 utilise 3 Multiplexeurs (figure 2). Déterminer la fonction
accomplie par ce circuit.

Figure1

Figure 2
Utiliser cette idée pour arranger plusieurs Multiplexeurs 1 parmi 8 (74151) pour former
un Multiplexeur 1 parmi 64.

Vous aimerez peut-être aussi