IOUT
3V EN / ENABLE
1V SDIO / P_SVID_DATA
1V ALERT# / P_SVID_ALERT#
1V SCLK / P_SVID_SCLK
1.24V VR_RDY / P_VRM_PGD_10
5V VCC /
VRSHDN / P_VCORE_VRSHDN
12V VRMP
1V VRHOT# / OCPL_VRHOT# / P_VCORE_VRHOT#
3V SM_SDA / P_SMB_DATA
3V SM_SCL / P_SMB_CLK
IOUTA
VSNA / P_GT_VSNA
VCC_SENSE / H_GT_VCC_SENSE / VSPA / P_GT_VSPA
DIFFA / P_GT_DIFFA
FBA / P_GT_FBA
COMPA / P_GT_COMPA
CSCOMPA / P_GT_CSCOMPA
ILIMA / P_GT_ILIMA
CSSUMA / P_GT_CSSUMA
CSREFA / P_GT_CSREFA
CSP1A / P_GT_CSP1A_10
CSN1A / P_GT_CSN1A_10
CSP2A / P_GT_CSP2A
NC CSN2A / P_GT_CSN2A
TSENSEA / P_GT_TMA
2V PWM1A / ICCMAXA / VCCGT
PWM2A / VBOOTA
DRON / P_VCORE_DRON
SM_ADDR / P_VCORE_SM_ADDR
2V PWM3 / ICCMAX / VCORE
2V PWM2 / VBOOT / VCORE
2V PWM1 / SV_ADDR / VCORE
TSENSE / P_VCORE_TM
P_VCORE_CSN1
P_VCORE_CSP1
P_VCORE_CSN2
P_VCORE_CSP2
P_VCORE_CSN3
P_VCORE_CSP3
NC P_VCORE_CSN4
5V P_VCORE_CSP4
CSREF / P_VCORE_CSREF
CSSUM
ILIM / P_VCORE_ILIM
CSCOMP / P_VCORE_CSCOMP
NACE DEL ATX 4 PINES DEL CPU MEDIANTE UNA RESISTENCIA
NACE DE LA FUENTE DE UN MOSFET DE CANAL N MEDIANTE 2 RESISTENCIAS
NACE DE LA FUENTE DE UN MOSFET DE CANAL N MEDIANTE 2 RESISTENCIAS
NACE DE LA FUENTE DE UN MOSFET DE CANAL N MEDIANTE 2 RESISTENCIAS
NACE DEL ATX 24 PINES MEDIANTE UN DIVISOR
NACE DEL ATX 24 PINES MEDIANTE UNA RESISTENCIA
ESTA SEÑAL ES UN PIN DE SALIDA HACIA PCH MEDIANTE UNA RESISTENCIA DANDO LA SEÑAL THERMTRIP# (DISP
NACE DEL ATX 4 PINES DEL CPU MEDIANTE UNA RESISTENCIA
ESTA SEÑAL ENTRA Y SALE AL SOCKET ACTIVANDO LA SEÑAL PROCHOT#
NACE DEL ATX 24 PINES MEDIANTE UN MOSFET DE CANAL P
NACE DEL ATX 24 PINES MEDIANTE UN MOSFET DE CANAL P
NACE DEL VCCGT MEDIANTE UNA RESISTENCIA (PIN 2 DE LA BOBINA)
SALE Y SE QUEDA
SALE Y SE QUEDA
SALE Y SE QUEDA
OJO
OJO
OJO
OJO
SENSADO DE CORRIENTE DEL PIN 1 DE LA BOBINA DE LA FASE DE GT
SENSADO DE CORRIENTE DEL PIN 2 DE LA BOBINA DE LA FASE DE GT
NACE DE P_GT_PHASE2 MEDIANTE UNA RESISTENCIA
NO CONECTADO
SALE Y SE QUEDA
ESTA SEÑAL ES UN PIN DE SALIDA HACIA EL DRIVER QUE ACTIVA EL MOSFET SUPERIOR Y INFERIOR DE LA FUE
ESTA SEÑAL ES UN PIN DE SALIDA HACIA EL DRIVER QUE ACTIVA EL MOSFET SUPERIOR Y INFERIOR DE LA FUE
HABILITACIÓN DEL DRIVER PWM1 / PWM2 / PWM3
SALE Y SE QUEDA
ESTA SEÑAL ES UN PIN DE SALIDA HACIA EL DRIVER QUE ACTIVA EL MOSFET SUPERIOR Y INFERIOR DE LA FUE
ESTA SEÑAL ES UN PIN DE SALIDA HACIA EL DRIVER QUE ACTIVA EL MOSFET SUPERIOR Y INFERIOR DE LA FUE
ESTA SEÑAL ES UN PIN DE SALIDA HACIA EL DRIVER QUE ACTIVA EL MOSFET SUPERIOR Y INFERIOR DE LA FUE
SALE Y SE QUEDA
SENSADO DE CORRIENTE DEL PIN 2 DE LA BOBINA DE LA FASE DE VCORE
SENSADO DE CORRIENTE DEL PIN 1 DE LA BOBINA DE LA FASE DE VCORE
SENSADO DE CORRIENTE DEL PIN 2 DE LA BOBINA DE LA FASE DE VCORE
SENSADO DE CORRIENTE DEL PIN 1 DE LA BOBINA DE LA FASE DE VCORE
SENSADO DE CORRIENTE DEL PIN 2 DE LA BOBINA DE LA FASE DE VCORE
SENSADO DE CORRIENTE DEL PIN 1 DE LA BOBINA DE LA FASE DE VCORE
NO CONECTADO
NACE DEL ATX 24 PINES MEDIANTE UNA RESISTENCIA
NACE DE P_VCORE_CSN1
NACE DE LA FASE DE P_VCORE_PHASE1 / P_VCORE_PHASE2 / P_VCORE_PHASE3 MEDIANTE UNA RESIST
NACE DE P_VCORE_CSCOMP MEDIANTE UNA RESISTENCIA
NACE DE P_VCORE_CSP_R MEDIANTE UNA RESISTENCIA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
SALIDA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
SALIDA
SALIDA
SALIDA
SALIDA
SALIDA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA
ENTRADA