UNIVERSIDAD MAYOR DE SAN SIMON
Facultad De Ciencias Y Tecnología
PRACTICA # 3
COMPUERTAS LOGICAS
ESTUDIANTES:
IPORRE ALVAREZ MARCO ANTONIO; ELMEC
PACHECO CONDORI MATIAS ARIEL; ELMEC
DOCENTE:
URRUTIA ZELADA JOSE GABRIEL
FECHA:
04/05/2021
OBJETIVOS:
En esta práctica aprenderá a construir e interpretar tablas de verdad para la
implementación de circuitos digitales, mediante funciones lógicas y algunas de sus
características importantes
MARCO TEÓRICO:
Compuertas lógicas en CI. En el comercio local se venden CIs CMOS y TTL
indistintamente. Es recomendable que utilice CIs que pertenecen a una misma
tecnología o familia lógica, debido a que algunos no son compatibles
eléctricamente. Es decir que los voltajes de salida de un CI no son reconocidos
como voltajes validos por las entradas de otro CI, o bien la corriente que
proporcionan es insuficiente.
Compuertas lógicas en CI: (a) 7408 AND; (b) 7432 OR; (c) 7404 NOT; (d) 7400
NAND (e) 7402 NOR; y (f) 4011B CMOS NAND.
La Curva de Transferencia:
Este grafico es útil para la deducción de datos de característicos de los circuitos
integrados digitales, como ser nivel de voltaje de entrada VE, niveles de voltaje de
salida VS e indeterminados. Existen dos procedimientos básicos para la obtención
de esta gráfica, elestático y dinámico.
SIMULACIÓN
Ejercicio 3.1 NAND
Ejercicio 3.1 NOT
Ejercicio 3.1 AND
Ejercicio 3.1 OR
Ejercicio 3.1 NAND flotante
Ejercicio 3.1 AND flotante
A B X
0 0 1 0 0 1
0 1 1 0 1
1 0 1 0 1 0
1 1 0 1 1
Flotante 0 1 0 1
Flotante 1 0 1 1
flotante flotante 0 1 1
Ejercicio 3.1 OR flotante
Ejercicio 3.3 TTL
Ejercicio 3.3 CMOS
Tabla 3.3 del ejercicio 3.1
Tabla 3.4 N Ve vs
TTL CMOS
1 0.2 4.96 4.96
2 0.4 4.96 4.96
3 0.6 4.96 4.96
4 0.8 4.96 4.96
5 1 4.96 4.96
6 1.2 1.99 4.96
7 1.4 1.99 4.96
8 1.6 1.99 4.96
9 1.8 1.99 4.96
10 2 1.99 4.96
11 2.2 1.99 2.48
12 2.4 1.99 2.48
13 2.6 0 2.48
14 2.8 0 2.48
15 3 0 2.48
16 3.2 0 2.48
17 3.4 0 2.48
18 3.6 0 0
19 3.8 0 0
20 4 0 0
21 4.2 0 0
22 4.4 0 0
23 4.6 0 0
24 4.8 0 0
25 5 0 0
curva de transferencia TTL
6
0
0 1 2 3 4 5 6
curva de transferencia CMOS
6
0
0 1 2 3 4 5 6
LAY OUT
Ejercicio 3.1 NAND
Ejercicio 3.1 NOT
Ejercicio 3.1 AND
Ejercicio 3.1 OR
Ejercicio 3.1 NAND flotante
Ejercicio 3.1 AND flotante
Ejercicio 3.1 OR flotante
Ejercicio 3.2 TTL
Ejercicio 3.3 CMOS
CUESTIONARIO:
3.1 ¿Cómo se comportan los CIs CMOS con entradas flotantes?
R.- Se comportan de la misma manera que aplicando una entrada Alta o High, es
decir que es igual tener una entrada flotante que conectar dicha entrada a +Vcc.
3.2 ¿Cómo se clasifican los CIs digitales según la complejidad de su circuitería
interna?
R.- La complejidad de un CI puede medirse por el número de puertas lógicas que
contiene. Los métodos de fabricación actuales de fabricación permiten construir
Cis cuya complejidad está en el rango de una a 105 o más puertas por pastilla.
Según esto los Cis se clasifican en los siguientes niveles o escalas de integración:
SSI (pequeña escala): menor de 10 puertas. MSI (media escala): entre 10 y 100
puertas. LSI (alta escala): entre 100 y 10.000 puertas. VLSI (muy alta escala): a
partir de 10.000 puertas.
3.3 Explique la simbología de la IEEE/ANSI para todas las compuertas lógicas que
conoce.
R.- La principal diferencia es envés de usar diferentes símbolos recurre a
símbolos rectangulares para todos los dispositivos se emplea una notación
especial para indicar como las salidas dependen de las entradas. Los nuevos
símbolos utilizan un pequeño triangulo recto en lugar de la pequeña burbuja todas
estas nos indican una entrada o salida es activa en baja o activa en alto.
3.4 ¿Cuál la utilidad de las compuertas universales?
R.- Las compuertas lógicas llamadas universales son las NAND y NOR, debido a
que éstas pueden, en ciertas configuraciones, sustituir cualquier compuerta básica
(AND, OR y NOT).
3.5 Configure una compuerta lógica OR de tres entradas utilizando solo
compuertas NAND de dos entradas.
CONCLUSIONES
En esta práctica se observó y verifico el funcionamiento del circuito lógico
diseñado a partir de nuestra función booleana hallada, en donde el circuito
responde bien para las señales de entrada, en este caso fue la de comparar dos
números compuestos por dos bits en donde solo la salida se activa cuando el
primer número es mayor al otro. Armando este circuito se comprendió que se
pueden hacer varios circuitos para otras condiciones de funcionamiento, como por
ejemplo las alarmas de incendio o robo
Existio algunos problemas con los simuladores de layout.
OBSERVACIONES
En el ejercicio 3.4 despues de 1v y 2.5v cambia el valor vs en TTL
También el valor en CMOS cambia en 2.2v y 3.55v