PROYECTO FINAL DE ANÁLOGA 2
AMPLIFICADOR
UNIVERSIDAD SURCOLOMBIANA
SEDE-NEIVA
2025
PROBLEMA:
Este proyecto se enfocará en el diseño y construcción de un amplificador operacional construido
con componentes discretos, utilizando transistores discretos, que se integrará con un
microcontrolador para medir el consumo de corriente en una instalación eléctrica residencial o
comercial. Este amplificador debe contar con retroalimentación para garantizar una ganancia
controlada y precisa, adecuada para la interfaz con el microcontrolador. El objetivo es permitir la
medición y visualización del consumo energético, optimizando así la eficiencia de la instalación.
AMPLIFICADOR DIFERENCIAL:
El amplificador diferencial es un circuito que constituye parte fundamental de muchos
amplificadores y comparadores y es la etapa clave de la familia lógica ECL. Es un dispositivo que
aumenta la diferencia entre dos voltajes de entrada, pero que destruye cualquier voltaje común a
dichas entradas. Se trata de un circuito analógico con dos entradas denominadas entrada inversora y
entrada no inversora y una sola salida proporcional a la diferencia entre los dos voltajes.
Uno de sus aspectos más importantes es su simetría que le confiere unas características muy
especiales de análisis y diseño.
MODO DE TRABAJO DIFERENCIAL:
Cuando V1 es igual a V2 y se considera una frecuencia elevada (F>>1), las corrientes de colector y
emisor en cada etapa son aproximadamente iguales a IEE/2, gracias a la simetría del circuito y la
corriente insignificante en RE. Al aumentar V1 en v/2 y reducir V2 en v/2, la señal de salida
incrementa en v, indicando que el circuito opera de manera lineal cuando <4VT.
En relación con las tensiones V1 y V2, al aumentar ambas en v/2, la tensión diferencial Vd
permanece en cero, mientras que Ic1 e Ic2 son iguales. No obstante, la tensión VE experimenta un
aumento. Dependiendo de la señal de entrada, el amplificador diferencial puede desempeñar roles
como etapa en emisor común o en emisor común con resistencia de emisor, siendo su ganancia
sustancialmente mayor en modo diferencial que en modo común. En la práctica, los amplificadores
diferenciales se diseñan con el objetivo de amplificar predominantemente las señales diferenciales.
ETAPA INTERMEDIA:
Esta etapa intermedia es una etapa de amplificación la cual consiste, en proveer ganancia de
potencia que adapta los niveles de continua. Además, limita el ancho de banda total del
amplificador en bucle abierto que garantiza su estabilidad. Suele consistir en un amplificador en
emisor común.
Se uso un amplificador clase A un amplificador de potencia en que los transistores de salida reciben
sólo una pequeña corriente de polarización constante, para que el transistor opere, a bajos niveles de
potencia de salida, tanto en el semiciclo positivo como en el negativo. Por tanto, a bajo nivel de
salida, un amplificador clase AB opera como una clase A. Mientras que, a altos niveles de salida, la
señal sobrepasa el punto cero de cruce y se comienza a comportar como una clase B.
ETAPA DE SALIDA:
Para esta etapa se usa un amplificador de potencia, el cual permite aumentar la magnitud de
potencia de una señal de entrada. La fase de salida del amplificador utiliza un amplificador de
potencia diseñado específicamente para generar amplios rangos de tensión e intensidad, permitiendo
así transferir la potencia necesaria a la carga. Estos amplificadores reciben señales de entrada con
amplitudes que oscilan entre décimas de voltio y varios voltios, usualmente provenientes de una
etapa amplificadora previa que incluye controles de volumen, balance, tono o ecualización. Esta
etapa inicial suministra corrientes de bajo valor, típicamente menos de 1mA, por lo que la
impedancia de entrada del amplificador de potencia debe ser superior a 5K, con valores comunes
entre 10K y 100K. Para lograr potencias de salida de varios vatios, el amplificador debe ser capaz
de generar tensiones eficaces que varíen entre varios voltios y decenas de voltios. Además, dado
que las cargas suelen ser de baja impedancia, como altavoces, el amplificador debe amplificar tanto
la tensión como la corriente, entregando hasta varios amperios.
Procedimiento analítico y de diseño del proyecto;
Principalmente se planteó el caso de uso del transistor 2N2222 El cuál es un transistor
bastante discreto y facil de conseguir comercialmente. Este transistor nos facilitará los
calculos y diseño del respectivo circuito gracias a su facilidad de manejo y su buen rango
de aplicacion de corriente. También se pensó en implementar un transistor 2N3904; pero se
comparó la capacidad maxima de corriente de cada transistor y se denota al 2N2222 por
tener un rango bastante mayor al 2N3904.
Los transistores a utilizar se llevaron a una respectiva medición previa para poder conocer
el valor de fábrica de su betha
Figura 1. Medición de beta del transistor 2N2222
Teniendo en cuenta el transistor elegido se procede al diseño de resistencias y capacitores
a usar en el circuito para lograr la respectiva ganancia mencionada;
Sabiendo que la señal
Modelo circuital de la etapa diferencial
Como la ganancia total en un sistema multietapa es igual al producto entre las ganancias de
cada etapa sugerimos una ganancia designada para cada etapa;
En un amplificador diferencial, la ganancia diferencial representa la capacidad del circuito
para amplificar la diferencia entre las dos señales de entrada (Vi1 y Vi2). Este tipo de
amplificador es esencial en aplicaciones de alta precisión debido a su inmunidad frente a
señales de modo común, como el ruido eléctrico que afecta por igual a ambas entradas.
La expresión para la ganancia diferencial desbalanceada, considerando solo una de las
salidas, se obtiene a partir de un análisis en modo diferencial utilizando el modelo híbrido
de pequeña señal para los transistores. Las definiciones clave para este análisis son:
Vd 𝑉𝑖1 + 𝑉𝑖2
2
= Vi1 - Vi2 , Vc =
la ganancia entonces está dada como: (AvdD = ganancia diferencial “desbalanceada”)
* ( ) , tener en cuenta que esta expresión sale de un respectivo
1 𝑅𝑐*𝐻𝑓𝑒
AvdD =
2 𝑅𝑏+𝐻𝑖𝑒
análisis
en modo diferencial del amplificador en un rediseño de pequeña señal de modelo Híbrido
para los transistores en donde se toma como Vo la salida Vo1 y se realizan los respectivos
despejes.
Variables involucradas:
RC: Resistencia de colector, que determina la amplitud de la señal de salida.
Rb: Resistencia equivalente de base.
hFE: Ganancia de corriente continua del transistor (β).
hie: Resistencia de entrada del transistor en el modelo híbrido, representando la impedancia
vista desde la base.
Esta fórmula destaca la simetría del amplificador diferencial, lo que permite simplificar la
expresión considerando que las características del circuito en cada rama son idénticas.
Gracias a esta simetría, se puede ignorar el signo negativo en la expresión de la ganancia
(AvdD) cuando se evalúan las salidas individuales, ya que el resultado en una rama es el
opuesto al de la otra.
En el análisis de un amplificador diferencial, además de evaluar la ganancia diferencial
(AvdD), es esencial determinar la ganancia en modo común (AvcD). Este parámetro
describe cómo el amplificador amplifica señales comunes a ambas entradas (Vc), lo que
resulta en ruido no deseado en aplicaciones de alta precisión.
Siguiendo una lógica similar al análisis en modo diferencial, se define el voltaje de modo
común como:
𝑉𝑖1 + 𝑉𝑖2
Vc = 2
La ganancia en modo común se calcula considerando la respuesta del circuito al voltaje de
entrada común. La expresión general es:
𝑅𝑐*𝐻𝑓𝑒
AvcD = 𝑅𝑏+𝐻𝑖𝑒+2𝑅𝑒(ℎ𝑓𝑒+1)
La presencia de 2Re(hfe + 1) en el denominador es crítica, ya que representa el efecto de
realimentación negativa introducido por la resistencia de emisor común (Re), que reduce
significativamente la ganancia en modo común.
Luego se procede proponer una Ic de trabajo la cual para nuestro transistor lo vamos a
tomar = 2.2mA
El Vce para este transistor, el cual puede llegar a cambiar con respecto a la temperatura y la
corriente Ic que se vaya a usar va ser entonces Vce = 0.68V
El HfE = 244 Según la medición de nuestro transistor
Vcc = 12V (según el requerimiento).
Se empieza por asumir una ganancia de 30, y una Rb = 300 ohms para poder lo grar una
CMRR alta. entonces tenemos;
* ( ) del cual,
1 𝑅𝑐*𝐻𝑓𝑒
2 𝑅𝑏+𝐻𝑖𝑒
AvdD =
* ( ), Hie =
1 𝑅𝑐*244 26𝑚𝑉
= 11.8 Ohms
2 300+11. 𝐼𝑐
AvdD =
8
Despejamos Rc
= 780 ≈ 800
2𝐴𝑣𝑑𝐷(300+11.8)
Rc =
24
4
Hallamos Ib
Partiendo de que Ib 𝐼𝑐
β
=
Ib = 9.01uA
Para calcular Re vamos a tener en cuenta las caidas de tension (en Analisis Dc) de cada
componente que conforme la malla que se crea en análisis Dc en la seccion Vce:
Finalmente el amplificador diferencial diseñado resultaría en:
Las caidas de tension se representan en rojo.
En la resistencia Rb hay una caida de tension de 2,7mV
Hay una caida de tension en el Voltaje base-emisor = 0.7V.
La caída de tension en la resistencia Re será entonces el resultante del total de las caidas de
tension menos la fuente de alimentacion, entonces la caida de tensión en Re será de 11,2V
11,2𝑉
4.4𝑚
por ley de Ohm; Re = = 2,5KΩ
𝐴
Queremos ganancia de 10.
Av = Rl/Re
RL= 700 (Asumimos un Rl de 700)
10 = 700 / Rc
Re = 700/10
Re = 70, Reducimos 5, por el porcentaje de error posible.
Ahora, hallamos R1 y R2
Mediante el criterio de estabilidad, hallamos Rb, el cual, es el divisor entre R1 y R2
Rb = 0,1BRE
Queremos un 10% para que el transistor trabaje en un modo estable
Rb = 0,1(300)(70)
Rb = 2.1k
Malla ic:
Ic = Vcc-Vce(Re+Rc)
Ic = 15.42mA
Ib = Ic/B = 51.4uA
Malla Vth:
Vth = RbIb + 0,7 + ReIc
Vth = 1.8
Ahora, sabiendo que
Vth = Vcc * (R2/R1+R2)
manipulamos algebraicamente para despejar R1 y R2
R1 = Vcc(Rb)/Vth = 13.6k = 14k
R2 = Rb/(1-(vth/vcc)) = 2.4k
Punto Q.
VCE = VCC = 12
ICQ = IC/2 = 7.85mA
VCEQ= VCE/2 = 6
Análisis en AC
Rac = 11k
𝑉𝑐𝑐 = 𝑉 + 𝐼 (𝑅𝑎𝑐) =
𝐶𝐸𝑄 𝐶𝑄
Máxima excursión de salida:
𝑀𝑎𝑥 = 2 * 𝐼 * 𝑅
𝑒𝑠𝑐 𝐶𝑄 𝐴𝐶
Fig. 8. Etapa de amplificación en AC.
Cálculos modelo híbrido
𝑟𝑒 = 𝑉𝑇
𝐼
= 1.6314
𝑐
𝑉𝑖 = 𝐼𝑏𝐵𝑟𝑒 + 𝐼𝐸𝑅𝑒 = 𝐼𝑏𝐵𝑟𝑒 + (𝐼𝑏𝐵)𝑅𝑒 = 𝐼𝑏β(𝑟𝑒 + 𝑅𝐸)
𝑉𝑖 = 𝐼𝑏β(𝑟𝑒 + 𝑅𝐸) = 1.02
𝑉𝑜 = − 𝐼𝑏𝐵𝑅𝑐 = -10.7
𝑍𝑏 =𝐼 𝑉𝑖 = 19.8k
𝑏
𝑍𝑖 = 𝑍𝑏//𝑅𝐵 =1.89k (VERIFICAR)
𝑍𝑜 = 𝐼𝑏𝐵𝑅𝑐
𝐼𝑏
= 𝑅𝑐 = 700
𝐵
𝐴𝑉 = 𝑉𝑜
=− 𝑅𝑐
= 10. 50
𝑉𝑖 (𝑟𝑒 + 𝑅𝑒)
Hacemos otro amplificador de emisor común, esto lo hacemos debido a que queremos una
ganancia alta. Teniendo una ganancia alta, al momento de retroalimentar, podemos
disminuirla a 10 y cumplir con los requerimientos.
Queremos ganancia de 10.
Av = Rl/Re
RL= 1.5k
10 = 1k / Rc
Re = 1k/100
Re = 10
Ahora, hallamos R1 y R2
Mediante el criterio de estabilidad, hallamos Rb, el cual, es el divisor entre R1 y R2
Rb = 0,1BRE
Queremos un 10% para que el transistor trabaje en un modo estable
Rb = 0,1(300)(10)
Rb = 300
Malla ic:
Ic = Vcc-Vce(Re+Rc)
Ic = 7.8mA
Ib = Ic/B = 26uA
Malla Vth:
Vth = RbIb + 0,7 + ReIc
Vth = 0.83
Ahora, sabiendo que
Vth = Vcc * (R2/R1+R2)
manipulamos algebraicamente para despejar R1 y R2
R1 = Vcc(Rb)/Vth = 4.7k
R2 = Rb/(1-(vth/vcc)) = 320
Punto Q.
VCE = VCC = 12
ICQ = IC/2 = 3.9mA
VCEQ= VCE/2 = 6
Etapa 2. Etapa amplificadora
Etapa 3. Etapa de salida amplificadora.
Circuito final.