0% encontró este documento útil (0 votos)
33 vistas5 páginas

Informe (1)

El informe presenta un laboratorio sobre aplicaciones de compuertas universales en circuitos lógicos, enfocándose en la optimización del diseño y la comparación entre compuertas TTL y CMOS. Se analizan las ventajas y desventajas de cada tipo, así como su desempeño en términos de corriente y voltaje. Los resultados muestran que las compuertas universales permiten una construcción más eficiente de circuitos, destacando la robustez de TTL y la eficiencia energética de CMOS.

Cargado por

Drey Perdomo
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
33 vistas5 páginas

Informe (1)

El informe presenta un laboratorio sobre aplicaciones de compuertas universales en circuitos lógicos, enfocándose en la optimización del diseño y la comparación entre compuertas TTL y CMOS. Se analizan las ventajas y desventajas de cada tipo, así como su desempeño en términos de corriente y voltaje. Los resultados muestran que las compuertas universales permiten una construcción más eficiente de circuitos, destacando la robustez de TTL y la eficiencia energética de CMOS.

Cargado por

Drey Perdomo
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd

> Laboratorio Nº 01: Aplicaciones de las compuertas universales Grupo:01 Subgrupo: 07 1

Informe Nº1
APLICACIONES DE LAS COMPUERTAS UNIVERSALES
Universidad Surcolombiana-Ing_Electronica
Electronica Digital I
Grupo: 07
Dumar Arley Perdomo Villaneda Cd:20212200879
Jesus David Camacho Garcia Cd: 20222208357
30/09/2024

universales. Este enfoque permite simplificar el diseño


I. OBJETIVOS de los circuitos, ya que con una única familia de
- Optimizar el diseño de circuitos lógicos compuertas se puede construir cualquier función lógica.
combinacionales mediante el uso de compuertas Las compuertas, independientemente de su tipo, se
universales, para reducir la cantidad de integrados encuentran integradas en dispositivos llamados circuitos
requeridos y mejorar la eficiencia del sistema. integrados (CIs) digitales, los cuales agrupan
- Evaluar y comparar el desempeño de las numerosos componentes electrónicos en un encapsulado
compuertas TTL y CMOS en cuanto a su compacto, reduciendo así tanto el tamaño como el costo
capacidad para suministrar o drenar corriente. de los circuitos. Estos CIs digitales tienen parámetros
- Analizar el impacto de las cargas en los perfiles de específicos de tensión y corriente, que dependen
tensión de las compuertas lógicas directamente de la familia lógica a la que pertenecen.
Entre las principales familias lógicas se destacan:
II. JUSTIFICACIÓN  TTL (Transistor-Transistor Logic): Esta
Esta práctica de laboratorio se realiza con el fin de familia utiliza transistores bipolares NPN para
adquirir habilidades en el diseño de circuitos lógicos realizar las operaciones lógicas. Las compuertas
apartir de una función lógica. Cabe resaltar que TTL pertenecen a la categoría de integración a
logramos poner en practica los conocimientos adquiridos pequeña escala (SSI, por sus siglas en inglés),
en la teoría sobre las familias lógicas TTL y CMOS, sus que agrupa un número reducido de compuertas
ventajas y desventajas, a la vez darle utilidad a la tabla en un solo integrado. Los circuitos TTL son
de verdad y reconocer la importancia de los perfiles de conocidos por su robustez y confiabilidad,
tensiones en cada familia lógica vistos y analizados con aunque tienden a consumir más energía en
las diferentes cargas incluidas en la salida de la comparación con otras tecnologías.
compuerta final del circuito.  CMOS (Complementary Metal-Oxide-
Semiconductor): A diferencia de los circuitos
TTL, los circuitos CMOS utilizan una
III. MARCO TEÓRICO combinación de transistores P-MOS y N-MOS,
Las funciones lógicas se representan mediante lo que reduce la cantidad de componentes
expresiones booleanas, que son combinaciones de los necesarios y simplifica el proceso de
operadores lógicos fundamentales: NOT, AND, y OR. fabricación. Además, los circuitos CMOS
Estas expresiones suelen derivarse a partir de tablas de consumen menos energía, lo que los convierte
verdad y se simplifican mediante teoremas booleanos en una opción más eficiente en términos de
para obtener una versión más eficiente. Cada operación potencia. También presentan una mayor
lógica se implementa a través de compuertas lógicas flexibilidad en cuanto a los niveles de
correspondientes a estos operadores, lo que permite alimentación y son más inmunes al ruido.
utilizar las compuertas AND, OR, y NOT para
representar cualquier expresión lógica. IV. MATERIALES
Sin embargo, es posible realizar cualquier operación Instrumentos: Protoboard, fuente de tensión DC y
lógica utilizando únicamente arreglos de compuertas multímetro digital.
NAND y NOR, las cuales se denominan compuertas  Componentes: Resistencias de acuerdo al cálculo
realizado, transistores 2N3904, diodos LED,
> Laboratorio Nº 01: Aplicaciones de las compuertas universales Grupo:01 Subgrupo: 07 2

circuitos integrados con compuertas NAND: 74LS00 Finalmente, se conectó la salida de señal del transistor
(TTL) y 4011 (CMOS), circuitos 2N3904 para identificar cuándo la señal de salida está en
integrados para compuertas NOR: 74LS02 (TTL) y 4001 alto o bajo. Además, se realizaron dos configuraciones
(CMOS). adicionales (C y D), donde un LED se enciende cuando
la salida está en bajo, y en el otro circuito el LED se
ilumina cuando la salida está en alto.
V.PROCEDIMIENTO
Para el desarrollo del circuito se implementaron
compuertas universales NOR para representar la
siguiente función boole

X =¿+ B ¿ C

Se va a construir esta expresión lógica en un circuito


digital utilizando compuertas NOR universales. Primero,
se realizó el análisis de la tabla de verdad y se simplificó
la expresión mediante el uso del Teorema de De Morgan
: 1 Circuito TTL montado

X (Ley De Morgan) Cálculo de corrientes y voltajes para familia TTL y


CMOS a partir de datos medidos:
Para implementar este circuito, se utiliza un solo
integrado 74LS02, ya que solo se requieren 4 Tabla 4. TTL- 74LS02
compuertas. Se emplea una señal generada por un CIRCUITO IB IC IOH IOL VLED VCE(SAT)
circuito con el transistor 2N3904 para observar el Circuito b en 266.4 20.2 1.95 0.2 V
comportamiento del circuito a través de un LED, que alto 6 uA 9 V
mA
indica cuándo la salida está en estado alto o bajo. Circuito c en 25.45 1.76
En el circuito de compuertas TTL se utilizó la expresión alto mA V
obtenida del Teorema de De Morgan. Se consultó la hoja Circuito d en 26. 1.98
de datos del integrado para conocer los límites de las bajo 1 V
salidas y entradas de las compuertas, y se conectó el mA
Tabla 1. Calculos para TTL-74LS02
voltaje de alimentación (VCC) con resistencias de tipo
pull-up, que se utilizan para polarizar correctamente el
VCC y tierra. Luego, se conectaron las diferentes cargas  Circuito B en alto:
propuestas (B, C, D), alternando entre las dos posibles
salidas: en alto o en bajo. Se midieron los voltajes en la VX - VB 4.99-0.7- V
IB= = = 266.45 uA
salida (VX), el voltaje de colector (Vc), el voltaje de RB 16100 Ω
base (Vb) y el voltaje en el diodo (Vd) correspondientes
a las configuraciones con carga B, C y D. VD - VC 2.95-0.89 V
IC= = =20.29 mA
RC 98 Ω

VLED= VCC -VD= (4.90-2.9) V= 1.95 V


VCE(SAT)= VCC-VLED-ICRC
VCE(SAT)= (4.90-1.95-(20.29*10-3*101.5) V
VCE(SAT)= 0.2 V

 Circuito C en alto:

VX - VD ( 4.75 -1.76 ) V
IOH= = = 25458 mA
RH 101.5Ω
> Laboratorio Nº 01: Aplicaciones de las compuertas universales Grupo:01 Subgrupo: 07 3

De acuerdo con la tabla 4, se puede deducir que, de las


VLED = VD =1.76v tres cargas propuestas, esta es la que menos beneficia a
las compuertas. Aunque el LED está en conducción
 Circuito D en bajo: cuando la salida está en alto, se requiere que la
compuerta suministre suficiente corriente para mantener
- V Rl−VX ( 3.01 - 0.4 ) V el LED encendido. Esto puede comprometer la
IOL= = = 26.1 mA integridad de la compuerta y disminuir su efectividad, ya
RL 100Ω
que debe trabajar más para satisfacer la demanda de
corriente del LED.
VLED= VCC -VRl= (4.99-3.01) V= 1.98 V
CIRCUITO D
VI. ANALISIS DE RESULTADOS IOL VLED
TTL 1.76% 0.7%
Inicialmente, se tienen los voltajes de salida para los Tabla 5. %error- circuito D en
circuitos sin carga, donde se observa que los valores bajo
simulados están dentro de los rangos de tensión en alto y
bajo proporcionados por el fabricante. No obstante, en el Del circuito D se puede decir que es más eficiente
caso del circuito TTL, el voltaje de salida en alto (VOH) manejando manejando corrientes de salida en bajo(IOL),
sin carga es ligeramente superior al valor esperado esto permite que la carga proporcione una corriente
(aproximadamente 4.2V). En general, los voltajes de suficiente para encender el led y que además el valor de
salida en alto y bajo (VO) para los circuitos A, B, C y D la resistencia de protección al led tenga un valor
utilizando TTL se mantienen dentro del rango aceptable relativamente pequeño. Con relación al circuito anterior,
establecido por el fabricante. este es menos nocivo porque es la compuerta quien
recibe corriente de la carga.
A continuación, se presentan los porcentajes de error
entre los valores calculados teóricamente y los obtenidos VII.CUESTIONARIO
a partir de las mediciones realizadas.
a) Compare los resultados obtenidos en las salidas
parciales y final con los niveles de voltaje alto y
CIRCUITO B bajo dados en los perfiles de tensión para las
IB IC VLED entradas y salidas de las compuertas lógicas
TTL 5.77% 4.51% 6.1% TTL. TTL. Haga dicha comparación entre el
Tabla 3. %error- circuito B en circuito de la figura a) y el circuito de la figura
alto b)

Según los datos proporcionados en la tabla 3, el circuito Al comparar los perfiles de tensión con los valores
medidos de las salidas parciales y finales, tanto en alto
B es el más eficiente. Esto se debe a que la carga, que
como en bajo, se encontró lo siguiente: para el caso del
consiste en un transistor NPN, opera en modo de
circuito TTL, la salida en alto varía entre 4.7V (circuito
conmutación. Cuando la salida está en alto, el transistor
b) y 4.99V(circuito a) , lo cual está dentro del rango del
entra en saturación, lo que permite que el LED conduzca perfil de tensión estandarizado, que va de 2.7V a 5V. La
corriente y se ilumine. Además, la corriente en la base salida en bajo oscila entre 0V y 0.2V, lo que también se
del transistor es de solo unos cientos de microamperios encuentra dentro del rango aceptable de 0 a 0.5V,
(µA), lo que evita que la compuerta tenga que considerando un VCC de 5V.
suministrar más corriente de la necesaria, reduciendo el
esfuerzo sobre ella. Aunque los valores medidos en la práctica no coinciden
exactamente con los teóricos, y en algunos casos los
CIRCUITO C circuitos de la familia TTL muestran un mayor
IOH VLED porcentaje de error, estos valores siguen estando dentro
TTL 22.72% 2.02% de los márgenes de tensión establecidos por los
Tabla 4. %error- circuito C en fabricantes de los integrados. Por lo tanto, se concluye
alto que las mediciones son aceptables para este tipo de
circuitos.
> Laboratorio Nº 01: Aplicaciones de las compuertas universales Grupo:01 Subgrupo: 07 4

un 1 lógico, lo que mostrara el led o visualizador será su


b) Compare los resultados obtenidos en las salidas complemento, es decir un 0 lógico, debido
parciales y salida final con los niveles de principalmente a que el valor de voltaje de salida es casi
voltaje alto y bajo dados en los perfiles de el mismo que el de la fuente alimentación, entonces no
tensión para las entradas y salidas de habría diferencia de potencial, pues la corriente estaría
compuertas fluyendo en sentido contrario.
lógicas CMOS. Haga dicha comparación entre el
circuito de la figura a) y el circuito de la
figura b)..
. Para esta pregunta no alcanzamos a tomar las medidas VIII. CONCLUSIONES
de CMOS  Las compuertas universales permiten al
diseñador plantear el esquema de circuitos
c) Compare los resultados de a) y b) y explique las
lógicos combinacionales de forma más eficiente
diferencias que se presentan..
En el circuito con TTL notamos que se encuentra mayor y optima, reduciendo el uso de demasiados
rango de variación en los valores de tension, esto se debe integrados.
a que los TTL están construidos con transistores
bipolares, que consumen una mayor cantidad de voltaje  Las compuertas pueden suministrar corriente
para obtener una salida en alto y drenar corriente
lo que justifica las diferencias encontradas y que
para lograr una salida en bajo. Cabe destacar que
efectivamente impiden llegar a límite de los 5 voltios
las compuertas TTL proporcionan una corriente
para una salida en alto; además por que en la estructura de salida en bajo mayor que las compuertas
interna de las compuertas TTL encontramos en la salida CMOS.
un Tótem-Pole, el cual genera una caída de tension que  En los perfiles de tensión del TTL (74LS02),
reduce el voltaje de salida de la compuerta a un valor se observó que la salida en alto tiene una
inferior del esperado, y en algunos casos a un voltaje variación de 0.04V y la salida en bajo de 0.03V,
mucho menor debido a que se exige una corriente mayor lo que asegura que ambos valores están dentro
de salida en alto. del rango de tensión estandarizado.
 Los integrados TTL han sido ampliamente
En la compuerta CMOS no necesitamos de esta utilizados debido a su sencilla alimentación de
configuración (Totem Pole) sino solo de los transistores 5V y su robustez, ya que pueden soportar un
mosfet de enriquecimiento canal N y canal P los cuales rango aceptable de temperatura. En particular, la
no me representan una caída de voltaje mas considerable subfamilia 74LS00, implementada en esta
por que al no tener un canal creado nos garantizan un práctica, consume menos potencia que otras
voltaje de salida muy cercano o igual a 0v por ejemplo subfamilias TTL y presenta un retardo de
cuando se requiere una salida de 0 logico.(Este análisis propagación que depende de la alimentación que
se hace a partir del datasheet de este dispositivo debido a recibe.
 Los integrados CMOS son más tolerantes en
que no alcanzamos a tomar los datos de este circuito).
cuanto a su alimentación, ya que pueden
d) Explique la razón por la cual el visualizador en funcionar con un VCC entre 3V y 18V. Además,
la conexión d) muestra el estado complementado tienen una mejor inmunidad al ruido en
de la salida de la compuerta. comparación con los TTL. También disipan muy
poca potencia, lo que los hace más eficientes
La razón es que cuando hay un 0 logico a la salida, el para salidas en alto y bajo, proporcionando casi
voltaje de salida es más bajo que el de la fuente a la cual el nivel de +VCC en alto y 0V en bajo. Esto les
esta alimentado el visualizador, entonces al Led se otorga mayor estabilidad en los perfiles de
induce una corriente que provoca la excitación del tensión (según el análisis basado en el datasheet
mismo, y que por ende este alumbre mostrando así un 1 del 4001).
lógico, es decir el complemento de la salida puesta en el  Las cargas tienen un efecto directo sobre los
perfiles de tensión de salida de las compuertas
circuito, ademas se analiza que este se comporta como
TTL. En la última carga (D), se observó que el
un drenador de corriente, por que permite que la voltaje de salida en alto se redujo en
corriente fluya de V CC o V DD hacia la compuerta. Pero comparación con la salida sin carga, mientras
si analizamos cuando el estado de salida es alto es decir que el voltaje de salida en bajo aumentó.
> Laboratorio Nº 01: Aplicaciones de las compuertas universales Grupo:01 Subgrupo: 07 5

IX. REFERENCIAS

[1] Sistemas digitales – Principios y aplicaciones – 10ºEdicion


(Ronald J. Tocci,Neal S. Widmer, Gregory L.Moss).
[2] Fundamentos de Sistemas Digitales – 9ºEdicion (Tomas
L.Floyd)
[3] Diseño Digital Principios y Practicas - 3ra Edicion - John
Wakerly – Solucionario
[4] Logica Digital y Dise¦o de Computadores - 1ra Edicion - M.
Morris Mano

También podría gustarte