EJERCICIOS RESUELTOS SISTEMAS SECUENCIALES
1.- Para el circuito siguiente:
a) Obtener la tabla de la verdad del F/F
b) Obtener la Ecuación Característica.
Si se ligan las dos entradas externas, ¿qué tabla de la verdad se obtiene? ¿Qué tipo de F/F es?
1.1)
Q X Y Q(t+1)
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 1
XY
Q\ 00 01 11 10 Q(t+1) = Q
0
1 1 1 1 1
EJERCICIOS RESUELTOS SISTEMAS SECUENCIALES
Tabla obtenida
Q X Q(t+1)
0 0 0
0 1 0
1 0 1
1 1 1
No representa ningún FF
1.2)
NOTA: EN EL FF SOLO CAMBIA LA POSICION DE S y R
Q X Y Q(t+1)
0 0 0 1
0 0 1 0
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 1
1 1 0 0
1 1 1 0
Ecuación Característica. Tabla obtenida
Q X Q(t+1)
XY
Q\ 00 01 11 10 0 0 1
0 1 1 0 1 0
1 1 1 1 0 1
1 1 0
Q(t+1) = Q`Y`+QX` Es un tipo D negado
EJERCICIOS RESUELTOS SISTEMAS SECUENCIALES
1.3
Q X Y Q(t+1)
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 0
1 1 1 0
Ecuación Característica. Tabla obtenida
Q X Q(t+1)
XY
Q\ 00 01 11 10 0 0 0
0 0 1 1 0 0 1 1
1 1 1 1 0 1
1 1 0
Q(t+1) = Q`Y+QX` Es un tipo T
2.- Derive la tabla de estado y el diagrama de estado de los siguientes circuitos
2.1)
EJERCICIOS RESUELTOS SISTEMAS SECUENCIALES
X=0 X=1 X=0 X=1
AB AB AB Z Z
00 00 01 0 1
01 01 11 1 1
10 10 01 0 1
11 11 00 0 1
2.2)
Tabla de Estado Diagrama de Estado
Siguiente
Pres X=0 X=1
AB AB AB
00 00 11
01 00 10
10 00 01
11 10 10
2.3)
Tabla de Estado
Siguiente Diagrama de Estado
Pres X=0 X=1
AB AB AB
00 01 10
01 01 10
10 00 00
11 11 10
EJERCICIOS RESUELTOS SISTEMAS SECUENCIALES
2.4)
3.- Diseñar e implementar los circuitos que tienen los siguientes diagramas de estado, utilizando tablas
de excitación y Flip-Flop de su preferencia.
3.1)
X=0 X=1 X=0 X=1 X=0 X=1 X=0 X=1
AB AB AB JAKA JBKB JAKA JBKB RASA RBSB RASA RBSB TATB TATB
00 11 10 1X 1X 1X 1X 01 01 01 X0 11 10
01 00 10 0X X1 0X X1 X0 10 01 10 01 11
10 00 10 X1 0X X1 0X 10 X0 0X X0 10 00
11 11 01 X0 X0 X0 X0 0X 0X 10 0X 00 10
Para FF tipo D
Para tipo SR
EJERCICIOS RESUELTOS SISTEMAS SECUENCIALES
Para el tipo T
NOTA: REALIZAR LOS CIRCUITOS EN UN SIMULADOR
3.2)
Tabla de Estado
Siguiente
Pres X=0 X=1 X=0 X=1
AB AB AB JAKA JBKB JAKA JBKB
00 11 10 1X 1X 1X 0X
01 01 00 0X X0 0X X1
10 11 10 X0 1X X0 0X
11 01 10 X1 X0 X0 X1
Circuito