Informe laboratorio 1
Facultad de Ingeniería
Ingeniería Electrónica
Electrónica digital 1
Grupo 01, Subgrupo 02
Universidad Surcolombiana
Neiva, Huila
Jhoan Sebastian Ramos Puentes - 20231214994
Keila Jireh Sanchez Avilez - 20231210419
I. OBJETIVOS la actividad de las neuronas en el cerebro humano,
General: Implementar y analizar un circuito digital que también procesan señales eléctricas.
utilizando compuertas lógicas (en este caso
CMOS), para generar una función que sume dos De hecho, en investigaciones recientes se han
binarios de 2 bits cada uno. desarrollado "sinapsis electrónicas", que imitan las
conexiones neuronales para crear redes que
Específicos: aprenden de manera similar al cerebro. La lógica
binaria de los circuitos digitales inspira algunos de
• Diseñar un circuito lógico combinacional los avances en inteligencia artificial. Aunque este
empleando compuertas CMOS (NOT,
laboratorio emplea compuertas para cálculos
OR, AND, XOR).
básicos, estas estructuras son los principios que
• Verificar el funcionamiento del circuito
mediante la comparación de niveles podrían llevar a la creación de un "cerebro digital"
lógicos altos y bajos en las entradas y en el futuro.
salidas respecto a los calculados.
IV. ELEMENTOS, MATERIALES Y
• Medir las tensiones de los componentes EQUIPOS
involucrados para asegurar la correcta
• Instrumentos: Protoboard, fuente de
operación del circuito.
tensión DC, multímetro digital.
II. JUSTIFICACIÓN • Componentes: Resistencias (1.5 MΩ, 150
En esta práctica se permite el dominio práctico Ω), diodos LED, un DIP, y circuitos
para el diseño y análisis de circuitos digitales, integrados CMOS con compuertas NOT,
usando compuertas lógicas combinacionales con
OR, AND y XOR.
tecnología CMOS. La construcción de circuitos
con estas compuertas no solo es fundamental en el V. DESARROLLO ANALÍTICO
diseño digital, sino que también es una Para el presente laboratorio se diseñó un circuito
herramienta útil para la creación de dispositivos lógico combinacional en el que se tienen entradas
eficientes en términos de consumo de energía y con dos números de dos bits representados con las
velocidad. variables A y B, la función de este circuito es
realizar la suma lógica de estos dos números y ya
III. MARCO TEÓRICO hecha esta operación se tienen finalmente 3
En la electrónica digital, los circuitos salidas S2, S1 y S0, para finalmente complementar
combinacionales juegan un rol esencial en el estos resultados. Posteriormente en las salidas se
procesamiento de señales lógicas. Las compuertas deben conectar de manera inversa y que estos se
CMOS (Complementary Metal-Oxide- iluminen cuando las salidas estén en 0 y que
Semiconductor) son especialmente valoradas cuando estén en 1 estos se apaguen.
debido a su eficiencia energética: solo consumen
energía cuando hay cambios de estado, lo que las
hace ideales para dispositivos de bajo consumo.
Un aspecto interesante de este laboratorio es la
implementación utilizando compuertas básicas
como NOT, OR, AND y XOR, lo cual sirve como
ejercicio de simplificación lógica y diseño
modular. En términos más avanzados, el
funcionamiento de estas compuertas se asemeja a
Informe laboratorio 1
Facultad de Ingeniería
Ingeniería Electrónica
Electrónica digital 1
Grupo 01, Subgrupo 02
Universidad Surcolombiana
Neiva, Huila
Jhoan Sebastian Ramos Puentes - 20231214994
Keila Jireh Sanchez Avilez - 20231210419
VI. PROCEMIENTO Resistor R-pull1 R- R-pull3 R-pull4 RS2 RS1 RS0
Para lo requerido, el circuito combinacional pull2
realizado que se hizo usando solo compuertas Valor 1.52MΩ 1.49M 1.51MΩ 1.54MΩ 158Ω 157Ω 154Ω
AND, OR y NOT, estas siendo CMOS: Seguido a esto se midió el voltaje en las entradas
Tabla 1.
Valores de las resistencias medidas
y salidas complementadas para cada una de las
combinaciones hechas:
SALIDAS
OPERACIÓN ENTRADAS BINARIO
COMPLEMENTADO
A0 B0
A1 B1 S2 S1 S0
(LSB) (LSB)
0+0=0 0,0V 0,0V 0,0V 0,0V 4,9V 5,2V 5,2V
0+1=1 0,0V 0,0V 0,0V 4,72V 4,88V 5,19V 2,24V
Figura 1. 0+2 0,0V 0,0V 4,46V 0,0V 4,90V 5,2V
Esquemático del circuito combinacional realizado 0+3 0,0V 0,0V 4,47V 4,71V 4,86V 2,23V
1+0=1 0,0V 4,5V 0,0V 0,0V 4,93V 2,23V
1+1 0,0V 4,5V 0,0V 4,72V 4,95V 2,32V 5,19V
1+2 0,0V 4,5V 4,47V 0,0VV 4,88V 2,24V
1+3 0,0V 4,5V 4,47V 4,71V 2,34V 5,18V 5,18V
2+0 4,51V 0,0V 0,0V 0,0V 4,76V 5,2V
2+1 4,43V 0,0V 0,0V 4,70V 4,92V 2,23V
2+2 4,47V 0,0V 4,48V 0,0V 2,34V 5,19V 5,19V
2+3 4,46V 0,0V 4,45V 4,70V 2,33V 5,18V 2,23V
3+0
3+1
3+2
3+3=6
Tabla 2.
Figura 2. Mediciones de las entradas y salidas del circuito
Circuito combinacional montado en protoboard
Finalmente se realizan de las mediciones de
voltaje en los terminales de un LED encendido,
A este circuito hicimos la medición de las luego el voltaje en el cátodo de un LED que este
resistencias pull-up y las resistencias de salida apagado (para los voltajes medidos se realizan con
igualmente: el mismo LED) y medir de manera indirecta la
corriente que maneja alguna salida cuando se
Informe laboratorio 1
Facultad de Ingeniería
Ingeniería Electrónica
Electrónica digital 1
Grupo 01, Subgrupo 02
Universidad Surcolombiana
Neiva, Huila
Jhoan Sebastian Ramos Puentes - 20231214994
Keila Jireh Sanchez Avilez - 20231210419
encuentra en bajo. Estas mediciones se hicieron 𝐸𝑟𝑟𝑜𝑟 − 𝐼(𝑆 − 𝑏𝑎𝑗𝑎)
con la salida S0. 𝑣𝑎𝑙𝑜𝑟 𝑡𝑒𝑜𝑟𝑖𝑐𝑜 − 𝑣𝑎𝑙𝑜𝑟 𝑚𝑒𝑑𝑖𝑑𝑜
= × 100
𝑣𝑎𝑙𝑜𝑟 𝑡𝑒𝑜𝑟𝑖𝑐𝑜
Para medir la corriente indirecta de una salida que 19𝑚𝐴 − 6,29𝑚𝐴
este en bajo, mientras se tiene una salida en ese = × 100 = 66,89%
19𝑚𝐴
estado lo que hacemos es medir el voltaje que cae
en la resistencia RS0 y medir la resistencia de esta Ec 3. Margen de error de la corriente en la salida
salida: baja
RS0 = 154Ω
VRS0 = 0,97V VII. Análisis de resultados:
Para el circuito montado tenemos que se realiza
Con estos datos procedemos a calcular la un complemento del binario a la salida, esto con el
corriente, siendo esta la medición de la corriente propósito de que se pueda visualizar la suma de
de manera indirecta: los números binarios de manera natural, ya que
cuando se tiene un 1 en la salida el LED está
𝑉 0,97𝑉
𝐼= = = 6,29𝑚𝐴 apagado debido a la configura en la que se tiene el
𝑅 154Ω diodo LED haciendo una diferencia de potencial,
Ec 1. Ecuación para realizar el cálculo de la y observándolo de este modo representa un 0
corriente que maneja una salida en bajo lógico en el binario sin complementar, es decir, el
binario natural. En cuanto al voltaje en los
V (led encendido) 1,97V terminales de un LED encendido, tanto de manera
práctica y de manera teórica no hay discrepancias,
V (cátodo led apagado) 5,19V
ya que estos no presentan una gran diferencia,
I (salida en bajo) 6,29𝑚𝐴
sino de un -1,01%.
Tabla 3. Mientras que cuando el diodo está apagado, el
Mediciones realizadas para el LED y la salida S0 voltaje en el cátodo si es igual a VCC, en este
caso VDD, ya que en el cátodo recibe un 1 lógico
También hacemos el porcentaje de error del que contiene el voltaje de VDD. Pero en cuanto a
voltaje del LED cuando este encendido, con el la corriente cuando la salida es baja, se tiene una
valor medido y el valor teórico hallado, y para la discrepancia bastante alta, esta es del 66,89%, la
corriente de salida en bajo: cual se puede dar debido a la tolerancia que tienen
las resistencias, la resistencia interna de las
𝐸𝑟𝑟𝑜𝑟 − 𝑉𝐿𝐸𝐷(𝑒𝑛𝑐𝑒𝑛𝑑𝑖𝑑𝑜)
compuertas cuando están en bajo la cual no podría
𝑣𝑎𝑙𝑜𝑟 𝑡𝑒𝑜𝑟𝑖𝑐𝑜 − 𝑣𝑎𝑙𝑜𝑟 𝑚𝑒𝑑𝑖𝑑𝑜
= × 100 ser exactamente 0. Aparte de esto el circuito
𝑣𝑎𝑙𝑜𝑟 𝑡𝑒𝑜𝑟𝑖𝑐𝑜 presentó una pequeña falla en la compuerta S1, la
1,95𝑉 − 1,97𝑉
= × 100 = −1,01% cual en algunas combinaciones no funcionó como
1,97𝑉
debería, ya que cuando la salida era 0 y LED tenia
Ec 2. Margen de error del voltaje en el LED que estar encendido este no lo hacía, esto solo con
encendido algunas combinaciones, no con todas, con lo cuál
se decidió dar una búsqueda al por qué de este
fenómeno, llegando a si a varias suposiciones en
las cuales se puede tener fallas en las conexiones
Informe laboratorio 1
Facultad de Ingeniería
Ingeniería Electrónica
Electrónica digital 1
Grupo 01, Subgrupo 02
Universidad Surcolombiana
Neiva, Huila
Jhoan Sebastian Ramos Puentes - 20231214994
Keila Jireh Sanchez Avilez - 20231210419
internas de la protoboard, el margen de ruido de “CD4071 - An IC with four OR Gates,” Build
los CMOS, ya que estos a la presencia de Electronic Circuits, Jan. 03, 2023.
cualquier ruido hace interferencia con la [Link]
información que se transmite entre compuertas, el series-integrated-circuits/ic-4071/
daño de alguna de las compuertas, etc. (accessed Oct. 12, 2024).
[5]
“CD4081 - An IC With Four AND Gates,” Build
Electronic Circuits, Jan. 03, 2023.
VIII. Conclusiones: [Link]
En esta practica sobre el diseño de un circuito series-integrated-circuits/ic-4081/
lógico combinacional, fue bastante educativa ya (accessed Oct. 12, 2024).
que pudimos diseñar el circuito desde cero
teniendo en cuento los parámetros que se pedían,
esto usando compuertas lógicas de circuitos
integrados CMOS. Se observa que el uso del
complemente fue de bastante utilidad ya que este
permitió visualizar el binario natural de los
LED´s. Además, la práctica nos permitió
comparar los resultados obtenidos de manera
teórica con los medidos en el laboratorio,
mostrándonos discrepancias en algunas de las
medidas, y así mismo permitiéndonos observar el
fallo de una de las salidas del circuito.
IX. Referencias:
[1]
N. Alejandro and Juventino Ávila Ramos,
“Circuitos integrados compuertas lógicas,” Portal
Académico del CCH, Mar. 2021.
[Link]
/implementacion-de-circuitos-logicos/compuertas-
logicas (accessed Oct. 12, 2024).
[2]
“Circuitos Integrados Digitales - Familia
CMOS,” [Link], 2024.
[Link]
(accessed Oct. 12, 2024).
[3]
“CD4069 - An IC with Six Inverters/NOT
gates,” Build Electronic Circuits, Jan. 18, 2023.
[Link]
series-integrated-circuits/ic-4069/
(accessed Oct. 12, 2024).
[4]