0% encontró este documento útil (0 votos)
40 vistas4 páginas

Practica 8 Puerta Nor

Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
40 vistas4 páginas

Practica 8 Puerta Nor

Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd

ING.

EN SISTEMAS Y REDES INFORMATICAS


ESETRUCTURA Y DISEÑO DE CIRCUITOS DIGITALES

PRACTICA 8: COMPUERTA LOGICA NOR (NO O)


2 INTEGRANTES: Néstor Wilfredo Chávez Ramírez
COMPETENCIAS: Que el estudiante:
1. Conocer físicamente las compuertas NOR de 2 entradas en IC 74LS02.
2. Conectar circuitos sencillos.

COMPUERTA LOGICA NOR (NO O) O negado.

Símbolo de la función lógica NO-O. a) Contactos, b) Normalizado y c) No normalizado

La puerta lógica NO-O, más conocida por su nombre en inglés NOR, realiza la operación de suma lógica negada. En

la figura de la derecha pueden observarse sus símbolos en electrónica.


La ecuación característica que describe el comportamiento de la puerta NOR es:

Su tabla de verdad es la siguiente:

A B A+B X=A+B
0 0 0 1
0 1 1 0
1 0 1 0
1 1 1 0

Podemos definir la puerta NO-O como aquella que proporciona a su salida un 1 lógico sólo cuando todas sus entradas
están a 0.

Una compuerta NOR (No O) se puede implementar con la concatenación de una compuerta OR con una compuerta
NOT.

PROCEDIMIENTO

1. ¿Qué número tienen los pines de entrada en el IC 74LS02?: 2, 3, 5, 6, 8, 9, 11, 12


2. ¿Qué número de pines tienen los pines de salida en el IC 74LS02?: 1, 4, 10 ,13 ____________________
3. Ubique los números de los pines al diagrama 1 y 2.
4. Coloque las salidas parciales y la expresión Booleana final al diagrama 1 y 2.
5. Obtenga la ecuación Booleana y su tabla de verdad 1 y 2.
6. Construya el circuito de la figura 1.

A B A+B X = (A+B)’
0 0 0 1
0 1 1 0
1 0 1 0
1 1 1 0
1 IC 74LS02
0 150 Ω
V = 5.0
1

FIG. 1

+5v

470 Ω
A B
0v

1
X=
(A+B (A+B)’ +
A B C ((A+B)’
0 150 A+B )’ C
+C)’
1
0 0 0 0 1 1 0
V=5 0 0 1 0 1 1 0
0
0 1 0 1 0 0 1
1
0 1 1 1 0 1 0
0
1 0 0 1 0 0 1
1 0 1 1 0 1 0
1 1 0 1 0 0 1
1 1 1 1 0 1 0
FIG. 2

+5v

470 Ω
C B A
0v

7. Ubique los números de los pines de la fig. 1 y 2

8. Coloque las salidas parciales en los diagramas 1 y 2

9. Obtenga su ecuación Booleana y complete su tabla de verdad de las figuras 1 y 2

10. Conecte el circuito de la figura 1 y 2 en Tinkercard y haga una captura de pantalla sin recortes y la pega al final
dl documento

ESTAR EN LA CONFERNCIA ES UNA OBLIGACIÓN, Y SI NO PUEDE ESTAR, DEBE VER EL VIDEO DE LA


CONFERENCIA, SI SOLO DESCARGA LA GUÍA DE LA PRÁCTICA Y SUPONE LO QUE DEBE HACER
ESTÁ EN UN GRAVE ERROR.

EN LAS CONFERENCIAS SE DAN TODAS LAS INDICACIONES QUE DEBE CUMPLIR PARA HACER UN
TRABAJO EXITOSO.

Figura 1
[Link]
sharecode=3jgb2ZvHeAEL3yxTOedxwlx2zs7_jRmk7Y1B1IVL5aI

Figura 2

[Link]
sharecode=Rn8SZm2xPLyasp7p9rxzelWB5s8A3gJkLiS7Rf2eu5Q

También podría gustarte