UNIVERSIDAD AUTÓNOMA DE NUEVO LEÓN
FACULTAD DE INGENIERÍA MECÁNICA Y ELÉCTRICA
LABORATORIO DE ELECTRONICA II
PRACTICA #5.- HDL y minimización de funciones booleanas
Nombre: Diego Acosta Galván N.L. 6
Matrícula: 2077858
Carrera: IMTC
Grupo: MM3
Docente: Juan Ángel Garza Garza
Semestre: Enero-Junio 2024
29/02/2024
Ecuaciones asignadas y circuitos
Tablas de verdad
F1= AD´ + AC´+ A´B + CD´
F2= (D´) (B+C´) (A´+C)
m A B C D F1 F2
0 0 0 0 0 0 1
1 0 0 0 1 0 0
2 0 0 1 0 1 0
3 0 0 1 1 0 0
4 0 1 0 0 1 1
5 0 1 0 1 1 0
6 0 1 1 0 1 1
7 0 1 1 1 1 0
8 1 0 0 0 1 0
9 1 0 0 1 1 0
10 1 0 1 0 1 0
11 1 0 1 1 0 0
12 1 1 0 0 1 0
13 1 1 0 1 1 0
14 1 1 1 0 1 1
15 1 1 1 1 0 0
Forma canónica
F1= 𝛴𝑚(2,4,5,6,7,8,9,10,12,13,14)
F2= 𝛱𝑚(1,2,3,5,7,8,9,10,11,12,13,15)
Ecuaciones mínimas
Ecuaciones mínimas F1:
Es más conveniente usar SOP: (BCD´) + (A´C´D´)
Ecuaciones mínimas F2:
Es mas conveniente usar POS: (D´) (A´+C) (B+C´)
Gráfica y comparación
m A B C D F1 F2
0 0 0 0 0 0 1
1 0 0 0 1 0 0
2 0 0 1 0 1 0
3 0 0 1 1 0 0
4 0 1 0 0 1 1
5 0 1 0 1 1 0
6 0 1 1 0 1 1
7 0 1 1 1 1 0
8 1 0 0 0 1 0
9 1 0 0 1 1 0
10 1 0 1 0 1 0
11 1 0 1 1 0 0
12 1 1 0 0 1 0
13 1 1 0 1 1 0
14 1 1 1 0 1 1
15 1 1 1 1 0 0
Como podemos observar la gráfica simulada a partir de Abel HDL es simular a los
resultados conseguidos con la tabla de verdad previamente calculada.
Pin Out y código AHDL
Simulación Proteus
Circuito físico
Conclusiones
En esta ocasión seguimos trabajando con el PLD 22V10, a partir del programa
ISPLever, logramos conseguir las tablas de verdad a partir de las funciones
asignadas, esto nos permite conseguir las ecuaciones mínimas para representar
dichas funciones y a partir de traducirlas al lenguaje adecuado, simularlas en
tiempo real para ver el comportamiento de dichos circuitos, así como nos permite
generar el archivo mediante el cual se puede programar nuestro PLD, ya sea
físicamente o en el programa proteus.
Referencias bibliográficas
Solo se han consultado los manuales asignados por el docente.