UNIVERSIDAD NACIONAL DEL CALLAO
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
ESCUELA PROFESIONAL DE INGENIERÍA ELECTRÓNICA
LABORATORIO DE SISTEMAS DIGITALES
INFORME CONTADOR
AUTORES:
Aguirre Barrientos Gerardo David Alonso
Atau Hurtado Almir Maberik
Carrasco Farfan Jose Luis
Peceros Lopez Samuel Diego
Ruiz Mateo, Wilder Manuel
ASESOR:
Moscoso Sanchez Jorge Elias
Callao — 2024
PERÚ
Tabla de contenido
I. OBJETIVO ....................................................................................................... 4
II. MARCO TEÓRICO .......................................................................................... 4
2.1. Funcionamiento del Circuito Integrado 74LS73 ........................................ 4
2.2. Funcionamiento del decodificador BCD 74LS47 ...................................... 5
2.3. Funcionamiento de la compuerta NAND 3 entradas 74LS10 ................... 6
III. DESARROLLO ............................................................................................ 7
3.1. MATERIALES: ................................................................................................. 7
3.2 CIRCUITO DE SIMULACIÓN: ..................................................................... 8
3.3 MODULOS: .................................................................................................. 8
3.3.1. Modulo 3: .................................................................................................. 8
3.3.2. Modulo 7: .................................................................................................. 9
3.3.3. Modulo 11: .............................................................................................. 10
IV. CONCLUSIONES .......................................................................................... 11
V. BIBLIOGRAFÍA.............................................................................................. 11
INTRODUCCIÓN:
En el ámbito de la electrónica y la tecnología, los contadores juegan un papel
crucial al permitir el seguimiento y la secuenciación de eventos discretos.
Desde contadores básicos hasta variantes más complejas, como los
contadores síncronos y asíncronos, estos dispositivos han evolucionado para
adaptarse a una variedad de aplicaciones. Los cambios de módulo en los
contadores son fundamentales, ya que permiten ajustar la secuencia de conteo
para cumplir con requisitos específicos.
Esta adaptabilidad es fundamental en campos como la automatización
industrial, donde los contadores son utilizados para el control preciso de
procesos y la coordinación de eventos. Además, en aplicaciones de
temporización y sincronización en sistemas de comunicación y redes, los
contadores desempeñan un papel vital al asegurar la precisión en la
transmisión de datos. A medida que la tecnología avanza, los contadores
continúan siendo objeto de investigación y desarrollo, con el objetivo de
mejorar su rendimiento y eficiencia en una amplia gama de aplicaciones
electrónicas y tecnológicas.
I. OBJETIVO
● Estudiar el funcionamiento de los circuitos secuenciales llamados contadores,
asíncronos y síncronos.
● Implementar un circuito contador ascendente de módulo 10, haciendo uso de
su elemento fundamental, el flip-flop.
● Corroborar experimentalmente el comportamiento previsto y diseñado para
nuestro circuito.
II. MARCO TEÓRICO
2.1. Funcionamiento del Circuito Integrado 74LS73
El 74LS73 es un circuito integrado que contiene dos flip-flops tipo JK
independientes. Cada flip-flop tiene entradas separadas para J, K, reloj (CLK)
y borrado directo (CLR).
Los flip-flops JK son elementos de almacenamiento de datos que pueden
almacenar un solo bit de información. El estado del flip-flop cambia con los
pulsos del reloj (CLK), y las entradas J y K determinan cómo cambia el estado.
Por ejemplo, si J y K están ambos en alto, el flip-flop se alternará entre 0 y 1
con cada pulso de reloj.
PINOUT:
● CLK Pin 1: Pin de reloj para el primer flip-flop JK.
● 1 CLR (BAR) Pin 2: Pin de borrado para el primer flip-flop JK; un pulso
bajo borra los datos.
● INPUT K-1 Pin 3: Entrada K para el primer flip-flop JK.
● VCC Pin 4: Suministro de energía para el circuito integrado.
● 2 CLK Pin 5: Pin de reloj para el segundo flip-flop JK.
● 2 CLR (bar) Pin 6: Pin de borrado para el segundo flip-flop JK.
● INPUT J-2 Pin 7: Entrada J para el segundo flip-flop JK.
● OUTPUT 2Q (bar) Pin 8: Salida invertida del segundo flip-flop JK.
● OUTPUT 2Q Pin 9: Salida no invertida del segundo flip-flop JK.
● INPUT K-2 Pin 10: Entrada K para el segundo flip-flop JK.
● GROUND Pin 11: Pin de tierra para el circuito integrado.
● OUTPUT 1Q Pin 12: Salida no invertida del primer flip-flop JK.
● OUTPUT 1Q (bar) Pin 13: Salida invertida del primer flip-flop JK.
● INPUT J-1 Pin 14: Entrada J para el primer flip-flop JK.
2.2. Funcionamiento del decodificador BCD 74LS47
El 74LS47 es un decodificador de BCD a siete segmentos, utilizado
comúnmente para mostrar números en pantallas digitales.
● Entradas BCD: Acepta cuatro líneas de datos de entrada en formato BCD
(8421) y genera internamente sus complementos.
● Decodificación: Utiliza siete compuertas lógicas OR/AND para
decodificar la entrada BCD y activar directamente los segmentos de un
display de siete segmentos.
● Salidas: Tiene salidas de colector abierto para conducir indicadores
incandescentes o LEDs de ánodo común.
PINOUT:
● Pin 1 (B): Entrada BCD.
● Pin 2 (C): Entrada BCD.
● Pin 3 (LT): Prueba de la pantalla/prueba de la lámpara.
● Pin 4 (BI/RBO): Entrada en blanco para apagar los LED´s de la pantalla.
● Pin 5 (RBI): Almacenar o estrobar un código BCD.
● Pin 6 (D): Entrada BCD.
● Pin 7 (A): Entrada BCD.
● Pin 8 (GND): Pin de tierra.
● Pines 9 a 15: Salidas de los segmentos del display (e, d, c, b, a, g, f).
● Pin 16 (VCC): Tensión de alimentación.
2.3. Funcionamiento de la compuerta NAND 3 entradas 74LS10
El circuito integrado 74LS10, es un componente de la lógica digital que opera
según las reglas del álgebra booleana. La función de esta compuerta es
proporcionar una salida baja (0) solo cuando todas sus entradas son altas (1).
Si alguna o todas las entradas son bajas (0), el resultado será una salida alta
(1).
La función booleana característica de la compuerta NAND de 3 entradas se
puede expresar como:
𝑆 =𝐴⋅𝐵⋅𝐶
Esto significa que la salida (S) será 1 a menos que todas las entradas (A), (B),
y (C) sean 1, en cuyo caso la salida será 0.
La tabla de verdad de este circuito integrado es la siguiente:
A B C S
0 0 0 1
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 0
III. DESARROLLO
3.1. MATERIALES:
- 1 Timer 555
- 11 resistencias 220
- 2 resistencias 10K
- 4 diodos LED
- 1 DIP Switch de 4 Bits
- 1 capacitor cerámico 10nF
- 1 capacitor filtro 100uF
- 2 CI 7473 (FF JK)
- 1 compuerta NAND 2 entradas (74LS26)
- 1 compuerta NAND 3 entradas (74LS10)
- 1 decodificador 74LS47
- 1 display 7 segmentos ánodo común
- Protoboard
- Cables para protoboard
3.2 CIRCUITO DE SIMULACIÓN:
3.3 MODULOS:
3.3.1. Modulo 3:
Para poder hacer el modulo 3 de un contador debemos tener en cuenta que
haremos uso de 2 Flip Flop tipo KJ en el cual nosotros debemos tener en
cuenta que al momento en que el contador llegue al 3 debe reiniciarse, por lo
cual nosotros debemos hacer una tabla de verdad desde la salida mas
significativa (MSB) hasta la salida menos significativa (LBS) para saber que
pines debemos unir a una compuerta logica que lo conectaremos a los RESET
de los Flip Flop para que hagan su reinicio
La tabla de verdad que se tomo en cuenta para este proceso es el siguiente:
Q2 Q1 Número
0 0 0
0 1 1
1 0 2
1 1 3
En esta tabla vemos que cuando el contador llegue a 3 las salidas Q1 y Q2
estarán en estado alto (1) por lo que nosotros con una compuerta NAND de
dos entradas llevaremos a nivel bajo (0) lo cual esta señal lo llevaremos al
RESET de los Flip Flop para que el conteo inicie de 0 de nuevo.
3.3.2. Modulo 7:
Para poder hacer el módulo 7 de un contador debemos tener en cuenta que
haremos uso de 3 Flip Flop tipo KJ en el cual nosotros debemos tener en
cuenta que al momento en que el contador llegue al 7 debe reiniciarse, por lo
cual nosotros debemos hacer una tabla de verdad desde la salida más
significativa (MSB) hasta la salida menos significativa (LBS) para saber que
pines debemos unir a una compuerta lógica que lo conectaremos a los RESET
de los Flip Flop para que hagan su reinicio
La tabla de verdad que se tomó en cuenta para este proceso es el siguiente:
Q3 Q2 Q1 Número
0 0 0 0
0 0 1 1
0 1 0 2
0 1 1 3
1 0 0 4
1 0 1 5
1 1 0 6
1 1 1 7
En esta tabla vemos que cuando el contador llegue a 7 las salidas Q1 ,Q2 y Q3
estarán en estado alto (1) por lo que nosotros con una compuerta NAND de
tres entradas llevaremos a nivel bajo (0) lo cual esta señal lo llevaremos al
RESET de los Flip Flop para que el conteo inicie de 0 de nuevo.
3.3.3. Modulo 11:
Para poder hacer el módulo 11 de un contador debemos tener en cuenta que
haremos uso de 4 Flip Flop tipo KJ en el cual nosotros debemos tener en
cuenta que al momento en que el contador llegue al 11 debe reiniciarse, por lo
cual nosotros debemos hacer una tabla de verdad desde la salida más
significativa (MSB) hasta la salida menos significativa (LBS) para saber que
pines debemos unir a una compuerta lógica que lo conectaremos a los RESET
de los Flip Flop para que hagan su reinicio
La tabla de verdad que se tomó en cuenta para este proceso es el siguiente:
Q4 Q3 Q2 Q1 Número
0 0 0 0 0
0 0 0 1 1
0 0 1 0 2
0 0 1 1 3
0 1 0 0 4
0 1 0 1 5
0 1 1 0 6
0 1 1 1 7
1 0 0 0 8
1 0 0 1 9
1 0 1 0 10
1 0 1 1 11
1 1 0 0 12
1 1 0 1 13
1 1 1 0 14
1 1 1 1 15
En esta tabla vemos que cuando el contador llegue a 11 las salidas Q1 ,Q2 y
Q4 estarán en estado alto (1) por lo que nosotros con una compuerta NAND de
tres entradas llevaremos a nivel bajo (0) lo cual esta señal lo llevaremos al
RESET de los Flip Flop para que el conteo inicie de 0 de nuevo
IV. CONCLUSIONES
● Logramos predecir correctamente, de forma teórica, el arreglo circuital
necesario para la función del circuito propuesto y pudimos desarrollarlo de
manera experimental.
● Pudimos verificar visualmente que el circuito diseñado cumple con lo requerido
para esta sesión.
● Se logró diseñar un circuito optimizado, haciendo uso de la menor cantidad de
componentes.
V. BIBLIOGRAFÍA
[1] “74LS73 Dual JK Flip-Flop Pinout, Working Example.” Microcontrollers Lab
- Sitio de Búsqueda de Datasheet, Sitio de Búsqueda de Datasheet de
Componentes Electrónicos y Semiconductores. Accedido el 14 de mayo de
2024. [En línea]. Disponible:[Link]
flip-flop-pinout-working-example/
[2] “74LS73 Dual JK Flip-Flop.” Watelectronics - Sitio de Búsqueda de
Datasheet, Sitio de Búsqueda de Datasheet de Componentes Electrónicos y
Semiconductores. Accedido el 14 de mayo de 2024. [En línea].
Disponible:[Link]
flop/#google_vignette
[3] “Cómo funciona el decodificador 74LS47.” Electrónica Guru - Sitio de
Búsqueda de Datasheet, Sitio de Búsqueda de Datasheet de Componentes
Electrónicos y Semiconductores. Accedido el 14 de mayo de 2024. [En línea].
Disponible:[Link]
decodificador-74ls47
[4] “74LS47.” PlacaPCB - Sitio de Búsqueda de Datasheet, Sitio de Búsqueda
de Datasheet de Componentes Electrónicos y Semiconductores. Accedido el
14 de mayo de 2024. [En línea].
Disponible: [Link]