0% encontró este documento útil (0 votos)
52 vistas8 páginas

Lab 1 Elec2

El documento describe el diseño de un amplificador de voltaje paralelo de dos etapas con realimentación negativa. El objetivo es diseñar el circuito para estabilizar la transresistencia. Se propone un circuito con una etapa de emisor común y una etapa de colector común usando transistores NPN. El análisis del circuito muestra que tiene realimentación negativa ya que una señal positiva en la entrada produce una señal desfasada y amplificada en la salida con una connotación negativa.

Cargado por

2420211039
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
52 vistas8 páginas

Lab 1 Elec2

El documento describe el diseño de un amplificador de voltaje paralelo de dos etapas con realimentación negativa. El objetivo es diseñar el circuito para estabilizar la transresistencia. Se propone un circuito con una etapa de emisor común y una etapa de colector común usando transistores NPN. El análisis del circuito muestra que tiene realimentación negativa ya que una señal positiva en la entrada produce una señal desfasada y amplificada en la salida con una connotación negativa.

Cargado por

2420211039
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd

AMPLIFICADOR VOLTAJE PARALELO

CON RAN
Juan Murillo, 2420211011; Juan Batanelo, 2420201039; Clayton Samuel Agudelo, 2420202135.
Abstract --Build and design a negative feedback Beta, la ventaja de un amplificador
amplifier circuit required for the proposed lab in Electro realimentado respecto a uno normal es que en
II. The objective for the lab is to design the amplifier in la realimentación permite garantizar la
one of its topologies using the design and analysis skills estabilización de uno de los parámetro
learned in the class so far. The topology selected for the
teniendo en cuenta la topología de
design is a Voltage-Parallel circuit. This means that the
parameter to be stabilized will be the transresistance. The
realimentación.
design of the circuit will be with two stages, one with EC
and the second with CC using NPN transistors. Los amplificadores realimentados consta con
cuatro topologias teniendo en cuenta si está
I. OBJETIVOS llevando una muestra de corriente o voltaje de
la salida y la realimenta en serio o paralelo al
circuito del amplificador dando las siguiente
● Diseñar de un amplificador de voltaje-
combinaciones:
paralelo multietapa realimentado
negativamente
● Voltaje-Serie
● Diseñar un amplificador teniendo en cuenta
● Voltaje-Paralelo
sus parámetros y características.
● Corriente-Serie
● Montaje y simulación ● Corriente-Paralelo
● Analizar y garantizar el parámetro que se
estabiliza con respecto a factores externos Para este laboratorio se pretende diseñar un
amplificador realimentado negativamente con
II. INTRODUCCIÓN su topología de Voltaje-paralelo teniendo
presente que el parámetro a estabilizar es la
Un amplificador es un circuito que permite transresistencia. Para el desarrollo del
aumentar, disminuir o invertir un fenómeno informe se va a presentar el diseño del
físico en este caso puntual voltaje. Del mismo circuito considerando lo siguiente:
modo un amplificador no solo puede
aumentar una señal sino que también - 𝐴𝑣𝑓.
disminuirla. El elemento principal de este - 𝑅𝐿.
dispositivo es el transistor, ya sea BJT o FET. - 𝐷 (Parámetro de desensibilización).
En donde empleando sus distintas - 𝑅𝑠.
configuraciones como Emisor Común - Vcc.
Colector Común, Base Común o para un
FET, Source Comun, Drain Comun, Gate El circuito final será montado y presentado en
comun. la herramienta virtual Proteus para comprobar
De esta misma manera existen amplificadores el correcto funcionamiento del mismo. Por
realimentados positivamente (RAP) o último se realiza el montaje físico
negativamente (RAN). Una realimentación desarrollado en los laboratorios de la
consiste en llevar una muestra de voltaje o universidad.
corriente de la salida y llevarla directamente a
la entrada del amplificador por medio de un
elemento en común (Rf) de feedback. Ese
punto en común también es llamado como red
III. MATERIALES

Para la construcción del amplificador se


emplearon los siguientes materiales:
Proporcionados por los estudiantes:

● Caimanes / Jumpers
● Transistores NPN.
● Capacitores. (100µf)
● Resistencia. (330kΩ -39kΩ -15kΩ -510Ω
1500Ω -2.2kΩ- 51kΩ - 3.3MΩ - 100kΩ -
180kΩ - 220kΩ)
● Protoboard. Figura 1. Circuito Ec Pol por divisor Cc Pol fija. (fuente propia)
● Multimetro.
● Puntas para Generador / Osciloscopio. Una vez planteado un circuito se proponen las
preguntas de análisis para determinar su
Simulacion: correcto funcionamiento y RAN, primero se
conoce que si un transistor tiene recorrido
● Proteus 8 voltaje DC en su base y colector puede estar
correctamente polarizado, como vemos en la
Proporcionados por la instalación universitaria: figura 1 ambos cumplen con esta característica
claro que por diferente medio, el transistor Q2
● Generador de señales. tiene una montura por divisor y Q1 una
montura fija, posterior a esto se barren las
● Osciloscopio.
mallas de salida y entrada al hacer esto
● Fuente DC. encontramos un elemento en común
denominado como RF esta resistencia toma
IV. DESARROLLO una muestra paralelo (Voltaje) de la salida
localizada en el emisor de Q1 y lo lleva a la
PLANTEAMIENTO base de Q2 por lo que podemos determinar de
existe una realimentación, ahora bien es esta
Se propone el diseño de un amplificador negativa?, si por Vo entra una señal positiva
realimentado de tipo voltaje paralelo esta recorre la base de Q2 y es emitida
(Transresistencia). Cabe aclarar que que se desfasada y amplificada en el colector de este
requiere una realimentación de tipo RAN y un mismo transistor por lo que adquiere una
diseño de dos etapas, una primera de connotación negativa posteriormente es llevada
configuración emisor común, y una segunda de a la base de Q1 donde se emite por el emisor
tipo colector común. para generar este de Q1 pero con el mismo signo para finalmente
amplificador se propone un conjunto de ser realimentada por RF tal que esta resistencia
parámetros base y un diseño tales: conduce un voltaje negativo hacia la base de
Q2 disminuyendo el valor de su montura base-
- 𝐴𝑣𝑓 = -15 emisor por lo que se considera una RAN.
- 𝑅𝐿 = 2.2𝑘Ω
- 𝐷=2 Ahora que se ha determinado la presencia de
- 𝑅𝑠 = 50Ω RAN se emplea el método de millman para
- Vcc = 20V formular un modelo AC del circuito ya
planteado, para esto al ser una muestra de
tensión se cortocircuita la salida Vo=0 para así
determinar el circuito de entrada. además como
la mezcla es en paralelo se cortocircuita la
entrada Vi=0 para determinar el circuito de
salida, dándonos como resultado el siguiente LVk para la malla de colector a emisor
circuito.
VCC=VCEQ 2+ ℜ 2∗Ie2

tomando como consideración que Ie es


aproximadamente igual que IC

VCC=VCEQ 2+ ℜ 2∗IC 2 (1)

Figura 2. Circuito amplificador AC. (fuente propia) También se necesita que el punto de operación esté
en la mitad de la recta de carga esto se logra si se
Como queremos garantizar que la corriente y el
VCEQ 2 es la mitad de el VCC por lo tanto
voltaje sean iguales en ambas resistencias y con ello
lograr máxima transferencia de corriente se dice
VCEQ=VCC /2
que:
ℜ2=RL
Reemplazamos esta consideración en (1) y se
obtiene una expresión con la cual se puede
Para determinar la potencia de salida proponemos
encontrar el valor de IC en DC
un voltaje de entrada como muestra y al conocer el
parámetro de transmisión Avf del circuito podemos
VCC=VCEQ 2+ ℜ 2∗IC 2
determinar el voltaje en la salida de este.
VCC=VCC /2+ ℜ 2∗IC 2
Vcc−VCC / 2
Vo=Vi∗Avf IC 2= (2)
Vo=100 mV ∗15=1.5 V ℜ2
IC2=4.545mA
Ahora reescribimos la expresión de potencia
reemplazando, puesto que: en el circuito AC la Al conocer el Icq del transistor Q2 podemos
corriente de salida circula por el paralelo entre Rl y determinar su hie.
Re2 y son alimentadas por el voltaje Vo. empleando
la ley de ohm se obtiene. 2∗Vt
hie 2=hfe =1277.1Ω (3)
Icq
Vo
Io= Ahora descomponemos el parámetro de
ℜ 2/ ¿ Rl
2 transmisión Avf tal que con ley de ohm, el voltaje
Vo Vo que circula por la entrada es el producto entre la
Po=Vo∗Io=Vo =
ℜ 2/¿ Rl ℜ2/¿ Rl corriente y la resistencia de este punto.
Po=2.25 mW
Vo
Una vez conocida la potencia y voltaje de salida es ∗1
Vo Vo Is
posible relacionar estos dos valores y determinar la Avf = = =
corriente que circula por la salida. Vs Is∗Rs Rs

Po=Vo∗Io Como el amplificador tiene una realimentación de


Po 2.25 mW tipo volante paralelo reemplazamos
Io= = =1.5 mA transresistencia dentro de la ecuación además como
Vo 1.5 v empleamos un parámetro realimentado
obtendremos la transresistencia realimentada.
Como este circuito se compone de dos etapas de
amplificación es necesario proponer la ganancia de Rmf∗1
cada una de estas, tal que. Avf =
Rs
Av=Av 1∗Av 2
Con la expresión anterior despejamos Rmf.
Av=31∗0.9≈ 30
Al realizar el montaje nos percatamos que la punta Vcc−0 , 7−ℜ 2∗icq
que empleamos para llevar la señal del generador al Rb=
Icq (8)
amplificador tiene una resistencia de 240Ω por lo Hfe
que además de la resistencia interna del generador de Rb=226716 Ω
señales adicionamos esta resistencia a la Rs.
Una vez conocido el valor de Rb es posible
Avf determinar la resistencia de carga que representa
Rmf = (4)
1/(Rs+240 Ω) Q1 para Q2 tal que.
Rmf =4200 Ω
Ri 2=Rb /¿ (hie+hfe(ℜ 2/¿ Rl /¿ RF))=105717 k Ω
Una vez conocida la transresistencia realimentada y (9)
el parámetro de desensibilización podemos
determinar la transresistencia. En la etapa final es muy importante tener en cuenta
la resistencia de entrada de la segunda etapa Q2,
Rm=Rmf∗D=8400 Ω (5) con el fin de garantizar una máxima transferencia
de potencia , la resistencia de colector de Q1 es:
Empleando la definición del parámetro de
desensibilización podemos determinar el valor Ri 2=Rc 1
numérico de la red de transmisión.

D=1+ Rmf ∗B Según el análisis de millman la ganancia de voltaje de


D−1 1 un transistor en configuración EC se conoce como.
B= = (6)
Rmf 8400
−hfe(Rl)
Ahora definimos la equivalencia de beta dentro del Av=
Ri
circuito, tal que. La corriente realimentada circula
por la resistencia Rf que es alimentada por el voltaje Evaluamos la ecuación en el circuito, donde Hie
de salida, así que empleando la ley de ohm. equivale a Hfe el voltaje térmico entre el Icq.

−Vo −hfe1(Rc 2/¿ Rin 2) −hfe 1(Rc 2/¿ Rin 2)


If = Av= =
Rf hie+hfe 1(ℜ2) hfe1∗hib +hfe 1(ℜ2)
If −Vo/ Rf −1
B= = = (7) −(Rc 2/¿ Rin 2)
Vo Vo Rf Av=
Vt (10)
+ ℜ2
Despejando Rf de la anterior ecuación. Icq

1 1 Se denota que la ecuación 10 posee dos incógnitas


Rf = = =8400 Ω las cuales aún no han sido calculadas con el fin de
B 1
dar solución se realiza el análisis de la etapa Q1 en
8400 DC y AC
Para determinar el valor de Rb empleamos las leyes En DC se realiza LVK-CE :
de kirchhoff y barremos la malla base emisor tal
que. VCC=RC 1∗IC+ VCE+ ℜ1∗IC
Rb∗Icq VCC=VCE + IC (ℜ1+ Rc 1)
Vcc= +0 ,7+ ℜ 2∗Icq
Hfe
RDC=ℜ1+ Rc 1
Despejamos para Rb.
Analisis en AC LVK-CE :

VCC=(RC 1/¿ RI 2)∗IC +VCE+ ℜ1∗IC


Av∗Vt Av∗Vt Av∗Vt
2 ℜ2+ Av∗ℜ2=−Rc 2/¿ Ri 2− Rc 1−
Con anterioridad se planteó que RC1=RI2 por lo Vcc Vcc Vcc
tanto el paralelo de las dos resulta en la mitad del 2 Av∗Vt Av∗Vt
valor de las resistencias ℜ2( + Av )=−Rc 2/¿ Ri 2− (Rc 1+ Rc 1/¿ Ri 2
Vcc Vcc
Av∗Vt
VCC=(RC 1/2)∗IC +VCE+ ℜ 1∗IC −Rc 2/¿ Ri 2− (Rc 1+ Rc 1/¿ Ri 2)
Vcc
ℜ2= (14 )=149 5 Ω
2 Av∗Vt
VCC=VCE + IC (( RC 1/2)+ ℜ1) ( + Av)
Vcc
RAC=(RC 1/2)+ ℜ1 Una vez determinado el valor de Re2 evaluamos la
ecuación (13) y obtenemos el valor de Icq.
Gracias a la ecuación punto pendiente podemos
colocar nuestra icq en dc de tal manera que Vcc
Icq=
2 ℜ2+ Rc 1+(Rc 1/¿ Ri 2)
ICQ 1=(1 /Rdc)∗VCEQ 1(11) Vcc
Icq= =129 µA
2 ℜ2+ Rc 1+(Rc 1/¿ Ri 2)
Del análisis en AC tenemos que
Con el valor de icq podemos determinar el Hie de
VCC=VCEQ 1+ ICQ(RAC ) (12) Q1.

Reemplazando 11 en 12 1∗Vt
hie 1=hfe =51 k Ω
Icq
VCC=ICQ∗RDC+ ICQ∗RAC
Ahora para determinar las resistencias propias de la
Con la ecuación obtenida podemos calcular la ICQ montura por divisor.
del circuito,
Primero consideramos que por las resistencias R1 y
ICQ=VCC /(RAC + RDC) (13) R2 ha de circular una corriente 10 veces menor a la
Ib, es decir.

Evaluamos la ecuación (13) dentro de (10) , tal que I 1=10 Ib


la única variable restante es Re2 y despejamos. I 2=10 Ib
Vcc Vcc Además la corriente que circula por la base es Hfe
Icq= =
(Rc 1/¿ Ri 2)+ ℜ2+ Rc 1+ ℜ2 2 ℜ2+ Rc 1+(Rc 1/¿veces
Ri 2)más pequeña que la corriente del emisor.

−( Rc 2/¿ Rin 2) Icq


Av= Ib=
Vt Hfe
+ℜ 1
Vcc
2 ℜ2+ Rc 1+(Rc 1/¿ Ri 2) Ahora es posible empleando la ley de ohm obtener
una equivalencia para las resistencias, pues.
Vt
Av ( + ℜ2)=−(Rc 2/¿ Rin 2)
Vcc Vb 2
2 ℜ 2+ Rc 1+(Rc 1/¿ Ri 2) R 1= (15)
I1
Av∗Vt
(2 ℜ2+ Rc 1+ Rc 1 /¿ Ri 2)+ Av∗ℜ2=−Rc 2/¿ Ri 2La incógnita faltante es el voltaje que circula por la
Vcc resistencia para esto empleamos las leyes de
Av∗Vt Av∗Vt Av∗Vt kirchhoff barriendo la malla entre la resistencia y el
2 ℜ2+ Rc 1+ Rc 1/¿ Ri 2+ Av∗ℜ2=−Rc 2/¿ Ri 2
Vcc Vcc Vcc emisor.
Vcc−0.7−ℜ2∗Icq identificar las dependencias que posee, al
R 2= =175458 Ω observar la ecuación (4) el único valor que
Icq (16)
10∗( ) puede variar por razones físicas es la
Hfe
resistencia de entrada, que es el caso que nos
0.7+ ℜ2∗icq
R 1= =3411497 Ω atañe, si la resistencia de source aumenta por
Icq (17) problemas en el acople del circuito o por el
11∗( )
Hfe desgaste de las puntas que transportan la señal
Una vez se conocen todos los valores de las hacia el amplificador, el valor de la
resistencias procedemos con encontrar los transresistencia se comporta de forma
parámetros de RI , RO y RO’ con y sin directamente proporcional en razón de Avf,
realimentación. además como se ve en la ecuación (6) y (7)
beta depende directamente de la
Como se observa en la figura 2 la Ri está dada por transresistencia y a su vez Rf depende del valor
de beta, es decir si la resistencia de source
Rin=RS /¿ RB1/¿ RF /¿ (hie 1+ hfe(ℜ2)) (18) varía el valor del factor de desensibilización se
comporta proporcional a este. si este parámetro
Rin=279.65Ω se altera la ganancia de voltaje realimentada
también lo hace. por lo que, un aumento en la
La muestra de realimentación al ser mezclada en resistencia de entrada disminuye la ganancia
paralelo provoca que la Rin se disminuya en D total del circuito.

Rinf =Rin / D (19) -Este informe representa limpiamente la forma


final en la que se diseñó el amplificador pero a
Rinf =139.82Ω lo largo de su desarrollo se barajaron múltiples
formas de obtener un montaje funcional, el
caso principal es el cálculo de las resistencias
Ro es el inverso de Hoe y Hre por lo que si estos
de base. En los siguientes anexos identificamos
valores son cero, es un infinito teórico
dos circuitos (simulación) ambos alimentados
el mismo Vcc con diferentes valores en sus
Ro=∞
resistencias pero con un parámetro de
transmisión realimentado de voltaje igual. En
Si miramos la resistencia Ro’ la cual se encuentra
el circuito número 1 se empleó la equivalencia
referencia directamente desde la salida del
de estabilidad térmica para determinar la
amplificador se observa:
resistencia en la base de cada transistor, y los
resultados fueron los esperados un
Ro '=Ro /¿ RF /¿ ℜ 2/¿ Rl funcionamiento normal pero los valores de
resistencias empleados para obtener
pero Ro es ∞ , como consecuencia Ro’ quedará exactamente un Avf de 15 se tuvieron que
expresado como alejar en pequeña magnitud de los comerciales.
Mientras que al emplear el análisis de la
Ro '=RF /¿ ℜ 2/¿ Rl (20) ecuación (8) y (15) para determinar estas
resistencias, los valores comerciales más
Ro '=972.63Ω cercanos entregan una ganancia realimentada
de voltaje perfecta.
como la muestra es de voltaje Ro’f esta dado por
-Como vimos anteriormente en nuestro circuito
Ro ' f =Ro' / D (21) en particular, la ganancia de voltaje
realimentada puede depender de dos factores
Ro ' f =486.31Ω por la relación de desensibilización, Rf y Rs es
decir si anclamos Rf y variamos el Rs
obtendremos una señal diferente a la salida.
CONCLUSIONES:
esto claro sin alterar la polarización ni puntos
de operación del transistor ya que al cambiar
-Una vez concluido el circuito podemos
estos parámetros las resistencias calculadas
para el montaje no se desvían en más de 1kΩ.
particularmente esta puede ser una aplicación
de nuestro circuito ya que con una resistencia
variable podemos aumentar o disminuir la
señal de salida hasta el corte de esta, por las
capacidades propias del transistor.

-El amplificador se conforma de dos etapas, la


primera es un emisor común encargado de toda
la ganancia de voltaje (Q1) posterior a este Figura [Link] del osciloscopio físico. (Fuente propia)
transistor encontramos una segunda etapa de
colector común (Q2) con una ganancia de MONTAJE SIMULADO
voltaje cercana a 1, esta segunda etapa se
encarga de aumentar la impedancia del
circuito, ya que esta configuración de transistor
(cc) cuenta con una resistencia de entrada
media por ende ha de reflejar una carga
mediana para Q2, viendo las magnitudes de
resistencia obtenidas. que ya de por sí son muy
altas. y sabiendo que la ganancia de corriente
proporcionada por Q1 puede no ser necesaria,
esta etapa es posiblemente despreciable pero
para efectos prácticos y tener un circuito
diferenciado del resto en el desarrollo del
laboratorio 1 es parcialmente obligatorio en Figura [Link]ón en proteus 1. (Fuente propia)
nuestro caso diseñar esta etapa.

MONTAJE FÍSICO

Figura 6. Señal de entrada vs Salida proteus 1. (Fuente propia)

Figura [Link] físico. (Fuente propia)


Figura [Link]ón en proteus 2. (Fuente propia)

Figura 8. Señal de entrada vs Salida proteus 2. (Fuente propia)

REFERENCIAS
[1] J. Millman y C.C. Halkias, “Electrónicaintegrada: circuitos y
sistemas analógicos y digitales”. Bori y Fontestá, 6-8. Barcelona:
Editorial Hispano Europea

También podría gustarte