0% encontró este documento útil (0 votos)
767 vistas7 páginas

Tarea FET

Este documento presenta 38 problemas relacionados con el análisis y diseño de amplificadores operacionales utilizando diferentes configuraciones de transistores de efecto de campo (FET). Los problemas cubren configuraciones como autopolarización, divisor de voltaje, compuerta común, fuente-seguidor y realimentación de drenaje, y piden determinar parámetros como impedancia de entrada y salida y ganancia de voltaje para diferentes circuitos.

Cargado por

valeriavalopzc12
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
767 vistas7 páginas

Tarea FET

Este documento presenta 38 problemas relacionados con el análisis y diseño de amplificadores operacionales utilizando diferentes configuraciones de transistores de efecto de campo (FET). Los problemas cubren configuraciones como autopolarización, divisor de voltaje, compuerta común, fuente-seguidor y realimentación de drenaje, y piden determinar parámetros como impedancia de entrada y salida y ganancia de voltaje para diferentes circuitos.

Cargado por

valeriavalopzc12
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd

8.

4 Configuración de autopolarización PROBLEMAS 531


19. Determine Zi, Zo y Av para la red de la figura 8.74 si yfs ! 3000 mS y yos ! 50 ms.
20. Determine Zi, Zo y Av para la red de la figura 8.75 si IDSS ! 6 mA, Vp ! "6 V y yos ! 40 mS.

+12 V 20 V

3.3 kΩ 2 kΩ

Vo Vo

Vi Vi Zo
Zo

Zi 1 MΩ
Zi 10 MΩ
1.1 kΩ 20 µF

FIG. 8.75
FIG. 8.74 Configuración de autopolarización para
Problemas 12, 21, 22 y 46. los problemas 20 y 47.

21. Determine Zi, Zo y Av para la red de la figura 8.74 si se elimina el capacitor de 20 mF y los paráme-
tros de la red son los mismos del problema 19. Compare los resultados con los del problema 19.
22. Repita el problema 19 si yos es de 10 mS. Compare los resultados con los del problema 19.

8.5 Configuración del divisor de voltaje


23. Determine Zi, Zo y Av para la red de la figura 8.76 si Vi ! 20 mV.

+20 V

2 kΩ
82 MΩ
Vo

IDSS = 12 mA
Vi
VP = −3 V
rd = 100 kΩ
Zi
11 MΩ Zo
RS CS
610 Ω

FIG. 8.76
Problemas 23 a 26 y 48.

24. Determine Zi, Zo y Av para la red de la figura 8.76 si Vi ! 20 mV y se elimina el capacitor CS.
25. Repita el problema 23 si rd ! 20 kÆ y compare los resultados.
26. Repita el problema 24 si rd ! 20 kÆ y compare los resultados.
532 AMPLIFICADORES 8.6 Configuración del JFET en compuerta común
CON FET
27. Determine Zi, Zo y Av para la red de la figura 8.77 si Vi ! 0.1 mV.
28. Repita el problema 30 si rd ! 25 kÆ.
29. Determine Zi, Zo y Av para la red de la figura 8.78 si rd ! 25 kÆ.

+22 V
+15 V

91 MΩ 2.2 kΩ
3.3 kΩ
Vi Vo
Vi Vo
Zo
IDSS = 8 mA Zi
Zo 1 kΩ IDSS = 7.5 mA
Zi 1.5 kΩ VP = −2.8 V
VP = −4 V
rd = 40 kΩ 11 MΩ

FIG. 8.77 FIG. 8.78


Problemas 27, 28 y 60. Problema 29.

8.7 Configuración del JFET en fuente-seguidor

30. Determine Zi, Zo y Av para la red de la figura 8.79.


31. Repita el problema 27 si rd ! 20 kÆ.
32. Determine Zi, Zo y Av para la red de la figura 8.80.

20 V

+20 V 3.3 kΩ

IDSS = 9 mA IDSS = 6 mA
VP = −4.5 V VP = −6 V
Vi Vi rd = 30 kΩ
rd = 40 kΩ

Zi Vo Vo
10 MΩ Zi 10 MΩ
2.2 kΩ 3.3 kΩ Zo
Zo

FIG. 8.79 FIG. 8.80


Problemas 30 y 31. Problema 32.

8.8 Los MOSFET tipo empobrecimiento


33. Determine Vi para la red de la figura 8.81 si yos ! 20 mS.

+16 V

1.1 kΩ

Vo

IDSS = 8 mA
VP = −3 V
+
Vi ! 2 mV 10 MΩ

FIG. 8.81
Problema 33.
+22 V PROBLEMAS 533

1.8 kΩ

Vo

IDSS = 12 mA
Vi VP = −3.5 V

Zi Zo
10 MΩ
100 Ω

FIG. 8.82
Problemas 34, 35 y 50.

34. Determine Zi, Zo y Av para la red de la figura 8.82 si rd ! 60 kÆ.


35. Repita el problema 34 si rd ! 25 kÆ.
36. Determine Vi para la red de la figura 8.83 si Vi ! 4 mV.
37. Determine Zi, Zo y Av para la red de la figura 8.84.

+18 V +20 V

6.8 kΩ
91 MΩ IDSS = 12 mA
91 MΩ Vo VP = −3 V
Vi rd = 45 kΩ
yos = 35 µS
Vi yfs = 6000 µS Vo
Zi
10 MΩ
1.1 kΩ Zo
15 MΩ
3.3 kΩ

FIG. 8.84
Problema 37.
FIG. 8.83
Problema 36.

8.10 Configuración por realimentación de drenaje del E-MOSFET

38. Determine gm para un MOSFET si VGS(Th) ! 3 V y está polarizado en V GSQ = 8 V. Suponga que
k ! 0.3 # 10"3.
39. Determine Zi, Zo y Av para el amplificador de la figura 8.85 si k ! 0.3 # 10"3.
40. Repita el problema 39 si k se reduce a 0.2 # 10"3. Compare los resultados.

+16 V

2.2 kΩ
10 MΩ
Vo

Zo
Vi VGS(Th) = 3 V
rd = 100 kΩ
Zi

FIG. 8.85
Problemas 39, 40 y 51.
534 AMPLIFICADORES 41. Determine Vo para la red de la figura 8.86 si Vi ! 20 mV.
CON FET 42. Determine Vo para la red de la figura 8.86 si Vi ! 4 mV, VGS(Th) ! 4 V e ID(encendido) ! 4 mA con
VGS(encendido) ! 7 V y yos ! 20 mS.

+20 V

10 kΩ
22 MΩ
Vo

VGS(Th) = 3.5 V
Vi k = 0.3 × 10−3
yos = 30 µS

FIG. 8.86
Problemas 41 Y 42.

8.11 Configuración del divisor de voltaje del E-MOSFET


43. Determine el voltaje de salida para la red de la figura 8.87 si Vi ! 0.8 mV y rd ! 40 kÆ.

30V

3.3 kΩ

40 MΩ
+
VGS(Th) = 3 V
k = 0.4 × 10 −3
+ Vo

Vi 10 MΩ
1.2 kΩ
– –

FIG. 8.87
Problema 43.

8.12 Diseño de redes de amplificación con FET


44. Diseñe la red de polarización fija de la figura 8.88 para que tenga una ganancia de 8.
45. Diseñe la red de autopolarización de la figura 8.89 para que tenga una ganancia de 10. El dispositivo
se deberá polarizar a V GSQ = 13 V P.

+VDD (+22 V)

+VDD (+20 V)

RD
RD
Vo Vo
IDSS = 8 mA
Vi Vi IDSS = 12 mA
VP = −2.5 V VP = −3 V
yos = 25 µS rd = 40 kΩ
10 MΩ 10 MΩ
RS

FIG. 8.88 FIG. 8.89


Problema 44. Problema 45.
8.14 Efecto de RL y Rsig PROBLEMAS 535
46. Para la red con FJET de autopolarización de la figura 8.90.
a. Determine AvNL, Zi y Zo.
b. Dibuje el modelo de dos puertos de la figura 5.77 con los parámetros determinados en la parte (a)
en el lugar.
c. Determine AvL y Avs.
d. Cambie RL a 6.8 kÆ y Rsig a 1 kÆ y calcule los nuevos niveles de AvL y Avs. ¿Cómo se ven afecta-
das las ganancias de voltaje por los cambios de Rsig y RL?
e. Para los mismos cambios como en la parte (d), determine Zi y Zo, ¿Cuál fue el efecto en ambas
impedancias?

12 V

2.7 kΩ

10 µF
Vo
Rsig Vi
IDSS = 10 mA
0.6 kΩ VP = − 6 V
10 µF
+ Zo RL 4.7 kΩ
Vs Zi 1 MΩ
– 0.51 kΩ 20 µF

FIG. 8.90
Problema 46.

47. Para la red en fuente-seguidor de la figura 8.91:


a. Determine AvNL, Zi y Zo.
b. Dibuje el modelo de bipuerto de la figura 5.77 con los parámetros determinados en la parte (a)
en el lugar.
c. Determine AvL y Avs.
d. Cambie RL a 4.7 kÆ y calcule AvL y Avs. ¿Cuál fue el efecto de los niveles crecientes de RL en
ambas ganancias de voltaje?
e. Cambie Rsig a 1 kÆ (con RL de 2.2 kÆ) y calcule AvL y Avs. ¿Cuál fue el efecto de los niveles cre-
cientes de Rsig en ambas ganancias de voltaje?
f. Cambie RL a 4.7 kÆ y Rsig a 1 kÆ y calcule Zi y Zo. ¿Cuál fue el efecto en ambos parámetros?

12 V

IDSS = 6 mA
Rsig 8.2 µF
Vi VP = − 6 V

0.5 kΩ
Vo
+
8.2 µF
Vs 2 MΩ
3.3 kΩ 2.2 kΩ
– Zi Zo

FIG. 8.91
Problema 47.
536 AMPLIFICADORES 48. Para la configuración en compuerta común de la figura 8.92:
CON FET a. Determine AvNL, Zi y Zo.
b. Trace el modelo de dos puertos de la figura 5.77 con los parámetros determinados en la parte (a)
en el lugar.
c. Determine AvL y Avs.

18 V

3.3 kΩ

5.6 µF
Vo

IDSS = 5 mA
VP = − 4 V

Rsig 5.6 µF Vi Zo 4.7 kΩ

+ 1 kΩ
Vs 1.2 kΩ
Zi

FIG. 8.92
Problema 48.

d. Cambie RL a 2.2 kÆ y calcule AvL y Avs. ¿Cuál fue el efecto de cambiar RL en las ganancias de
voltaje?
e. Cambie Rsig a 0.5 kÆ (con RL de 4.7 kÆ) y calcule AvL y Avs. ¿Cuál fue el efecto de cambiar Rsig
en las ganancias de voltaje?
f. Cambie RL a 2.2 kÆ y Rsig a 0.5 kÆ y calcule Zi y Zo. ¿Cuál fue el efecto en ambos parámetros?

8.15 Configuración en cascada


49. Para el amplificador con JFET en cascada de la figura 8.93, calcule la condiciones de polarización
de cd para las dos etapas idénticas, utilizando los JFET con IDSS ! 8 mA y Vp ! "4.5 V.
50. Para el amplificador con JFET en cascada de la figura 8.93, utilizando los JFET idénticos con
IDSS ! 8 mA y Vp ! "4.5 V, calcule la ganancia de voltaje de cada etapa, la ganancia total del
amplificador y el voltaje de salida Vo.

Vo

Vi
20 mV

FIG. 8.93
Problemas 49 a 53.
PROBLEMAS 537

Vo

Vi !
2 mV

FIG. 8.94
Problemas 54 a 56.

51. Si ambos JFET del amplificador en cascada de la figura 8.93 se cambian por aquellos cuyas especi-
ficaciones son IDSS ! 12 mA y Vp ! "3 V, calcule la polarización de cd resultante de cada etapa.
52. Si ambos JFET del amplificador en cascada de la figura 8.93 se cambian por aquellos cuyas especi-
ficaciones son IDSS ! 12 mA y yos ! 25 mS, calcule la ganancia de voltaje de cada etapa, la ganancia
de voltaje total y el voltaje de salida, Vo.
53. Para el amplificador en cascada de la figura 8.93, utilizando los JFET con especificaciones IDSS !
12 mA, Vp ! "3 V y yos ! 25 mS, calcule la impedancia de entrada del circuito (Zi) y la impedan-
cia de salida (Zo).
54. Para el amplificador en cascada de la figura 8.94, calcule los voltajes de polarización y la corriente
de colector de cada etapa.
55. Para el circuito amplificador de la figura 8.94, calcule la ganancia de voltaje de cada etapa y la ga-
nancia de voltaje total del amplificador.
56. Calcule la impedancia de entrada (Zi) y la impedancia de salida (Zo) para el amplificador de la
figura 8.94.

8.19 Análisis por computadora


57. Utilizando Pspice para Windows, determine la ganancia de voltaje para la red de la figura 8.74.
58. Utilizando Multisim, determine la ganancia de voltaje para la red de la figura 8.75.
59. Utilizando PSpice para Windows, determine la ganancia de voltaje para la red de la figura 8.76.
60. Utilizando Multisim, determine la ganancia de voltaje para la red de la figura 8.77.
61. Utilizando PSpice para Windows, determine la ganancia de voltaje para la red de la figura 8.82.
62. Utilizando PSpice para Windows, determine la ganancia de voltaje para la red de la figura 8.85.
*63. Use Design Center para trazar un circuito esquemático del amplificador con JFET en cascada como
en la figura 8.93. Establezca los parámetros del JFET para IDSS ! 12 mA y Vp ! 3 V y determine la
polarización de cd.
*64. Use Center Design para trazar el circuito esquemático de un amplificador con JFET en cascada
como se muestra en la figura 8.93. Establezca el análisis para calcular el voltaje de salida de ca Vo
para IDSS ! 12 mA y Vp ! "3 V.

También podría gustarte