0% encontró este documento útil (0 votos)
154 vistas8 páginas

Codificador y Decodificador en Display

Este documento describe el diseño de un sistema codificador decimal a BCD usando un codificador de prioridad de octal a binario y un decodificador manejador de display. Se incluyen tablas de verdad del codificador y decodificador, así como cálculos para las resistencias de protección de los LEDs y las resistencias de entrada. El sistema permitirá visualizar en un display los números decimales codificados.
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
154 vistas8 páginas

Codificador y Decodificador en Display

Este documento describe el diseño de un sistema codificador decimal a BCD usando un codificador de prioridad de octal a binario y un decodificador manejador de display. Se incluyen tablas de verdad del codificador y decodificador, así como cálculos para las resistencias de protección de los LEDs y las resistencias de entrada. El sistema permitirá visualizar en un display los números decimales codificados.
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd

UNIVERSIDAD SURCOLOMBIANA

INGENIERÍA ELECTRÓNICA
LABORATORIO ELECTRÓNICA DIGITAL
PREINFORME PRACTICA #4
Aplicación del codificador de prioridad y el decodificador manejador de
display
Juan Diego Coronado Yucuma COD: 20192182431
Jose Luis Perdomo Ardila COD: 20192183910
GRUPO 01-01
Equipo 01

a) PROBLEMA
Usando codificadores de prioridad de octal a binario con entradas y salidas activas en bajo,
implementar un sistema codificador de prioridad de decimal a BCD.
El funcionamiento de este sistema se debe visualizar en un display de ánodo común
para el cual debe elegir el decodificador apropiado.
REVISAR AL FINAL DEL DOCUMENTO EL CIRCUITO PLANTEADO

b) Escribir la tabla de verdad del sistema codificador (como si fuera sólo 1 C.I.)
asignándole Tabla 1 y dibujar el símbolo lógico de dicho sistema.

TABLA I

ENTRADAS
SALIDAS

𝐸𝐼 𝐼0 𝐼1 𝐼2 𝐼3 𝐼4 𝐼5 𝐼6 𝐼7 𝐼8 𝐼9 𝐴3 𝐴2 𝐴1 𝐴0 𝐺𝑆 𝐸𝑂

1 X X X X X X X X X X 1 1 1 1 1 1

0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0

0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1

1 0 X 0 1 1 1 1 1 1 1 1 1 1 1 0 0 1

2 0 X X 0 1 1 1 1 1 1 1 1 1 0 1 0 1

3 0 X X X 0 1 1 1 1 1 1 1 1 0 0 0 1

4 0 X X X X 1 1 1 1 1 1 1 0 1 1 0 1

5 0 X X X X X 0 1 1 1 1 1 0 1 0 0 1

6 0 X X X X X X 0 1 1 1 1 0 0 1 0 1

7 0 X X X X X X X 0 1 1 1 0 0 0 0 1

8 0 X X X X X X X X 0 1 0 1 1 1 0 1

9 0 X X X X X X X X X 0 0 1 1 0 0 1
SÍMBOLO LÓGICO CODIFICADOR CON PRIORIDAD DE OCTAL A BINARIO
(REFERENCIA 74LS148)
c) Escribir la tabla de verdad y de tensiones del decodificador sin las entradas de
control y para las combinaciones del 0 al 9 sólo para las salidas a, d y g
asignándoles Tabla 2 y Tabla 3.

TABLA II

ENTRADAS SALIDAS

D C B A a d g

0 0 0 0 0 0 0 1

1 0 0 0 1 1 1 1

2 0 0 1 0 0 0 0

3 0 0 1 1 0 0 0

4 0 1 0 0 1 1 0

5 0 1 0 1 0 0 0

6 0 1 1 0 1 0 0

7 0 1 1 1 0 1 1

8 1 0 0 0 0 0 0

9 1 0 0 1 0 1 0
TABLA III

ENTRADAS SALIDAS unidad

D C B A a d g

0.8 0.8 0.8 0.8 0.35 0.35 3.4 V

0.8 0.8 0.8 2 3.4 3.4 3.4 V

0.8 0.8 2 0.8 0.35 0.35 0.35 V

0.8 0.8 2 2 0.35 0.35 0.35 V

0.8 2 0.8 0.8 3.4 3.4 0.35 V

0.8 2 0.8 2 0.35 0.35 0.35 V

0.8 2 2 0.8 3.4 0.35 0.35 V

0.8 2 2 2 0.35 3.4 3.4 V

2 0.8 0.8 0.8 0.35 0.35 0.35 V

2 0.8 0.8 2 0.35 3.4 0.35 V

SÍMBOLO LÓGICO DECODIFICADOR MANEJADOR DE DISPLAY


(REFERENCIA 74LS47)
d) Calcular el valor y la potencia de las resistencias protectoras de los LEDS y de las
resistencias conectadas a las entradas del sistema codificador (si las usan) y
aproximarlo al valor comercial más cercano.
Resumir estos resultados en una tabla asignándole Tabla 4.

Referencia Display ( TDSO 5150 )


Resistencias pull-up para las entradas del codificador

𝑉𝐶𝐶−𝑉𝐼𝐻 (5−2)𝑉
𝑅𝑚𝑎𝑥 = = = 150𝑘𝛺.
𝐼𝐼𝐻 20𝑢𝐴
como en el sistema codificador hay entradas que no utilizamos estas las debemos mantener
deshabilitadas por lo cual deben estar a un nivel 1 lógico

Resistencias pull-up para las entradas del codificador que no se utilizan

𝑉𝐶𝐶−𝑉𝐼𝐻 (5−2)𝑉
𝑅𝑚𝑎𝑥 = = 6(20𝑢𝐴) = 25𝑘𝛺.
𝐼𝐼𝐻

Resistencia pull-up para las entradas de control del decodificador manejador de display

𝑉𝐶𝐶−𝑉𝐼𝐻 (5−2)𝑉
𝑅𝑚𝑎𝑥 = = = 150𝑘𝛺.
𝐼𝐼𝐻 20𝑢𝐴
el valor calculado es el valor máximo de las resistencias que se pueden colocar, por lo cual
teniendo en cuenta que para la familia TTL los valores de resistencia típicos van de
10k𝛺-30k𝛺 escogemos un solo valor para todas las resistencias.
𝑅 = 15𝑘𝛺 valor comercial
potencia en las resistencias :

𝑃𝑟𝑒𝑠 = 𝑉𝐶𝐶 2 /𝑅 = (5𝑉)2 /15𝑘𝛺 = 1.66𝑚𝑊


Como las resistencias de entrada del codificador y las resistencias que van conectadas al
control del decodificador de 7 segmentos son iguales la potencia es la misma para todas.

Resistencias para los LEDs del display:

𝑉𝐶𝐶 − 𝑉𝐿𝐸𝐷 − 𝑉𝑂𝐿 5𝑣 − 1.8𝑣 − 0.35𝑣


𝑅𝐿𝐸𝐷 = =
𝐼𝐿𝐸𝐷 15𝑚𝐴
𝑅𝐿𝐸𝐷 = 190𝛺
Como todos los LEDs del display manejan la misma corriente y voltaje se elige el mismo
valor para todas.
Se escoge valor comercial de 180𝛺

Potencia en las resistencias del display


𝑝𝑅𝐿𝐸𝐷𝑠 = 𝐼𝐿𝐸𝐷 2 ∗ 𝑅𝐿𝐸𝐷 = (15𝑚𝐴)2 ∗ 180𝛺
𝑝𝑅𝐿𝐸𝐷𝑠 = 40.5𝑚𝑊

TABLA IV

UBICACIÓN RESISTENCIA POTENCIA

ENTRADAS DEL 15𝑘𝛺 1.66𝑚𝑊


CODIFICADOR

ENTRADAS DE CONTROL 15𝑘𝛺 1.66𝑚𝑊


DEL DECODIFICADOR

RESISTENCIAS DE 180𝛺 40.5𝑚𝑊


PROTECCIÓN DEL
DISPLAY

e) Escribir el valor del voltaje en directo (VF) y la corriente en directo (IF) de los LEDS del
display.

𝑉𝐹 = 1.8𝑣
𝐼𝐹 = 15𝑚𝐴

f) Explicar en forma breve la prueba de las entradas de control del decodificador.


BI/RBO: Con esta entrada activa se apagan todos los segmentos del display
independientemente de las demás entradas, también actúa como una salida indicadora de
apagado de display.

LT: Con esta entrada activa se encienden todos los segmentos del display pero la entrada
BI/RBO debe encontrarse desactivada.

RBI: Con esta entrada activa se apagan todos los segmentos del display sólo cuando LT y
las entradas A, B, C y D se encuentran desactivadas.

Circuito Completo

decodificador manejador de display


https://pdf1.alldatasheet.com/datasheet-pdf/view/51080/FAIRCHILD/74LS47.html
codificador de octal a binario
https://pdf1.alldatasheet.com/datasheet-pdf/view/192008/TI/74LS148.html
display de 7 segmentos
https://pdf1.alldatasheet.es/datasheet-pdf/view/162314/VISHAY/TDSO5150.html
compuertas nand
https://pdf1.alldatasheet.es/datasheet-pdf/view/51021/FAIRCHILD/74LS00.html

También podría gustarte