Universitat Rovira i Virgili (URV) 7.
Para la tabla de la anterior pregunta, aplicando Karnaugh y transformando a lógica universal NOR,
Escola Tecnica Superior d’Enginyeria (ETSE) se puede obtener el circuito :
Grau Enginyeria GEE, GEEIiA, GESST, GEB i Dobles Graus a b c d a b c d a b c d
Fonaments de Computadors, 2022/23 Q2 (1a convocatoria)
a) b) c)
1 única respuesta/pregunta Respuesta correcta= +1, incorrecta= –1/3, nula= 0
F F F
1. En LINUX, dentro del directorio de trabajo de user/Escritorio, se desea crear un link llamado
folder_data, que debe apuntar a la carpeta /mnt/data. El comando que se puede usar es:
d) Ninguno de los anteriores
a) user@machine:~$ mkdir ./Escritorio/folder_data < /mnt/data 8. En la anterior implementación con NOR, la salida F(a,b,c,d) del circuito cuando (a,b,c,d)=(0,1,0,0)
b) user@machine:~$ ls -alR /mnt/data | less ./Escritorio/folder_data y cuando (a,b,c,d)=(0,1,1,0) es:
c) user@machine:~$ ln /mnt/data ./Escritorio/folder_data -sF
d) user@machine:~$ cp /mnt/data > ./Escritorio/folder_data a) F(0,1,0,0)=X F(0,1,1,0)=X c) F(0,1,0,0)=0 F(0,1,1,0)=0
b) F(0,1,0,0)=1 F(0,1,1,0)=0 d ) Ninguna de las anteriores
2. Simplificando por Álgebra de Boole, el circuito es equivalente a una puerta:
a) NOR 9. El circuito, compuesto por un DEC y un MUX, implementa la función lógica:
b) AND DEC
c) NAND Y0
d) Ninguna de las anteriores Y1 MUX
Y2
a) F(a,b,c,d)=Σ(0,1,14,15)
3. Simplificando por Álgebra de Boole, la función lógica del circuito es: A[2:0] 3 Y3 0 b) F(a,b,c,d)=Σ(0,1,6,7)
b 2
Y4 F
a a) o=a+/(b*c) c 1
c) F(a,b,c,d)=Π(2,3,4,5)
Y5 1
d) Ninguna de las anteriores
b b) o=a+b+/c d 0 Y6
c o
c) o=a+/b+c Y7 a
d) Ninguna de las anteriores
10. En un sumador/restador de 8-bits con A(7:0)=0xF1 y B(7:0)=0x29, cuando se suma A+B, el
resultado O(7:0) y los bits carry (C) y overflow (V) son:
4. La función lógica (/a+/b+c+d) * (a+/b+/c+d) * (a+b+c+/d) es la expresión canónica:
a) O(7:0)=0x1A C=1 V=1 c) O(7:0)=0x28 C=0 V=0
a) F(a,b,c,d)=Σ(1,9,12) c) F(a,b,c,d)=Π(1,6,12) b) O(7:0)=0x20 C=1 V=0 d) Ninguno de los anteriores
b) F(a,b,c,d)=Π(3,9,14) d) Ninguna de las anteriores
11. En la anterior suma de 8-bits, si A(7:0), B(7:0) y O(7:0) codifican números enteros (con signo) en
5. Evaluar la función lógica F(a,b,c,d). La expresión canónica es: complemento A2, se está representando la suma:
a) F(a,b,c,d)=Π(4,5,12)
b) F(a,b,c,d)=Σ(0,1,2) a) (+241) + (+41) = +282 c) (–225) + (–21) = –246
b) (–15) + (+41) = +26 d) Ninguno de los anteriores
c) F(a,b,c,d)=Σ(0,1,4,5,12)
d) Ninguna de las anteriores
12. En un sumador/restador de 8-bits con A(7:0)=0xF1 y B(7:0)=0x29, cuando se resta A–B, el
6. Para la tabla que aparece a continuación, aplicando Karnaugh y transformando a lógica universal resultado O(7:0) y los bits carry (C) y overflow (V) son:
NAND, se puede obtener el circuito:
a b c d a b c d a) O(7:0)=0xC8 C=1 V=0 c) O(7:0)=0xD7 C=0 V=1
a b c d F b) O(7:0)=0xC7 C=1 V=1 d) Ninguno de los anteriores
X 0 X 0 0 a) b)
1 1 X X 0
0 X X 1 1 F F
X 0 X 1 1
Resto X
combinaciones a b c d
c) d) Ninguno de los anteriores
F
13. El siguiente circuito secuencial está compuesto por dos FFs de tipos JK y D con Set (S), y dos
entradas a,b. El grafo de estados es (se representa en los estados el orden Q1Q0 y el orden de las Respuestas
entradas ab): DNI:____________ Cognoms:___________________________________Nom________________
1X X0
a b c d
a a) 11
XX
00
0X
10
1 X
J 2 X
Q Q1 X1
K 3 X
JKFF 0X X1 4 X
S 5 X
1X XX
b) 11 10 01 6 X
X0 7 X
0X 8 X
b D Q Q0 9 X
DFF XX XX 10 X
11 00 01
c) 11 X
S 10
11 12 X
13 X
d) Ninguno anterior 14 X
clk rst
15 X
14. En el anterior circuito, la frecuencia máxima del reloj es: 16 X
Parámetros temporales de los FF: tdelay-FF = 500 ps tsetup-FF = 500 ps thold-FF = 500 ps
Parámetros temporales de puertas lógicas: tdelay-NOT = 1 ns tdelay-AND-2 = tdelay-XOR-2 = tdelay-OR-2 =2 ns
a) 166.6 MHz b) 200 MHz c) 250 MHz d) Ninguno de los anteriores
15. La forma de onda (ideal) para la salida (Q[1:0]) del circuito secuencial anterior es:
clk
rst
(a) Q(1:0) 11 00 01 00 01 00
(b) Q(1:0) 11 10 01 10 01 11
(c) Q(1:0) 11 00 10 11 00 10
(d) Ninguna de las anteriores
16. Si se sustituye la puerta XOR por el circuito que aparece a continuación, la afirmación correcta
es:
a) El grafo de estados no cambia
b) La frecuencia máxima de reloj no cambia
c) La frecuencia máxima de reloj aumenta
d) Ninguna de las anteriores