0% encontró este documento útil (0 votos)
264 vistas13 páginas

Informe #2

Este documento presenta un informe de experiencia sobre compuertas lógicas universales NAND y NOR. El objetivo es implementar estas compuertas básicas usando solo NAND o NOR, y verificar los postulados de Boole y teoremas de Morgan. Se provee un cuestionario previo con preguntas sobre estas compuertas y cómo implementar expresiones booleanas usándolas. El procedimiento experimental verifica la implementación física de los circuitos y comprobación experimental de las tablas de verdad.
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
264 vistas13 páginas

Informe #2

Este documento presenta un informe de experiencia sobre compuertas lógicas universales NAND y NOR. El objetivo es implementar estas compuertas básicas usando solo NAND o NOR, y verificar los postulados de Boole y teoremas de Morgan. Se provee un cuestionario previo con preguntas sobre estas compuertas y cómo implementar expresiones booleanas usándolas. El procedimiento experimental verifica la implementación física de los circuitos y comprobación experimental de las tablas de verdad.
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd

Universidad Nacional Mayor de San Marcos

(Universidad del Perú, Decana de américa)


Facultad de Ingeniería Electrónica

y Eléctrica

EXPERIENCIA N° 2
COMPUERTAS LOGICAS UNIVERSALES:
NAND Y NOR

Curso: Circuitos Digitales (Laboratorio)

Grupo: L12

Especialidad: Ingeniería Eléctrica

Nombre: Jesús Manuel Huaman Montero

Código: 20190075

Profesor: Ing. Oscar Casimiro Pariasca

Fecha: 04/10/2022
I. OBJETIVO:
- Implementar compuertas lógicas básicas, utilizando solo las compuertas universales NAND y NOR.
- Verificar los postulados del álgebra de Boole y los teoremas de Morgan.
- Analizar un circuito lógico para encontrar su ecuación algebraica booleana y verificar su tabla de verdad.
- Verificar el funcionamiento de un circuito lógico, analizando los diagramas de tiempos.

II. MATERIALES y EQUIPO :


- CI. TTL: 7400, 7402, 7404, 7408, 7410, 7411, 7420, 7432, 7486, otros.
- Diodos LED , Resistencias R=220 ohm, ¼ watt; Protoboard
- Alambre sólido UTP ( ó AWG No. 30) diferentes colores; pelador de alambre; alicate de punta
- Fuente de Voltaje C.C. regulada de 5 Voltios; Multímetro.
- Software de simulación: Winbreadboard, Proteus, otros.

Sem. 2022-II Ing. Oscar Casimiro Pariasca


III. CUESTIONARIO PREVIO: Para ser enviado como Informe Previo, vía el classroom, antes
de la clase práctica.

1. ¿Por qué a las puertas NAND y NOR se les conoce comúnmente como puertas lógicas universales?
La puerta NAND y la puerta NOR se dice que son puertas universales, ya que, con combinaciones de ellas, se
puede realizar cualquiera de las combinaciones básicas y por consiguiente hacer un inversor, una puerta OR o una
puerta AND
2. Enuncie el teorema de Morgan.
Las leyes o teorema de Morgan son herramientas esenciales para el álgebra de Boole. Se define como la
conversión entre compuertas AND y OR.
Las leyes de Morgan son dos:
- Primera Ley: la negación de la conjunción, es equivalente a la disyunción de las negaciones. A continuación, la
demostración de esta ley (Pasos por Ingeniería, 2017).

- Segunda Ley: La negación de la disyunción, es equivalente a la conjunción de las negaciones. A continuación, la


demostración de esta ley (Pasos por Ingeniería, 2017).

Sem. 2022-II Ing. Oscar Casimiro Pariasca


3. Utilizando puertas NAND implementar las siguientes expresiones:
(a) X = (𝐴̅) + B
Utilizando la segunda ley de Morgan encontramos su equivalente
̅ ) + B= ̅̅̅̅̅̅̅
X = (𝑨 (𝑨𝑩 ̅)

(b) X = A. (𝐵̅)
Utilizando el equivalente de la doble negación
̅̅̅̅̅̅̅
̅ =(𝑨𝑩 ̅)
X = (𝑨𝑩

Sem. 2022-II Ing. Oscar Casimiro Pariasca


4. Utilizando puertas NOR implementar las siguientes expresiones:
X = (𝐴̅) + B
Utilizando la equivalente de la doble negación

X=𝑨 ̅̅̅̅̅̅̅̅̅̅
̅ + 𝑩=(𝑨
̅ + 𝑩)

(b) X = A. (𝐵̅)
Utilizando la primera ley de Morgan encontramos su equivalente
X = 𝑨. 𝑩 ̅̅̅̅̅̅̅̅
̅ =𝑨
̅ +𝑩

Sem. 2022-II Ing. Oscar Casimiro Pariasca


5. Utilizando el algebra de Boole y solo las compuertas NAND del CI 7400 implementar y verificar la
tabla deverdad de un circuito que sea equivalente a:

PUERTA ESTRUCTURA NAND

NOT

AND

NAND

OR

NOR

XOR

Sem. 2022-II Ing. Oscar Casimiro Pariasca


XNOR

6. Repetir el paso (5) utilizando solo las compuertas NOR del CI 7402.

PUERTA ESTRUCTURA NAND

NOT

AND

NAND

OR

NOR

XOR

Sem. 2022-II Ing. Oscar Casimiro Pariasca


XNOR

7. Cualquier entrada "no utilizada" a las puertas lógicas debe conectarse directamente a un nivel
lógico "1" o un nivel lógico "0" por medio de un " Resistencia pull-up ”o“ Pull-down ” para
producir una señal lógica fija. ¿Explique por qué? ¿Cuál sería el valor de estas resistencias?

La resistencia pull-up es necesario para que en la entrada podamos obtener un 1 lógico contantemente,
si no colocamos la esta resistencia el circuito no funcionaría por los ruidos que hay en el medio, o
posiblemente generemos un corto circuito y eso se debe evitar; la resistencia pull- down también tiene
una función similar, en este caso asegura que obtengamos un 0 lógico a la entrada y evita los ruidos. El
valor de la resistencia normalmente se elige entre 1𝑘𝛺 − 10𝑘𝛺 , pero principalmente depende del nivel
de ruido y el circuito que hagamos. Además, al escoger el valor de la resistencia se debe de tener en
cuenta que en las familias TTL un uno lógico está en los rangos 2.5v – 5v y el cero lógico entre los
valores 0v – 0.8v (Electrónica FP, 2019).

Sem. 2022-II Ing. Oscar Casimiro Pariasca


8. Para el enunciado planteado diseñar el circuito lógico correspondiente utilizando solo
compuertas NANDo solo compuertas NOR :

“Diseñar un circuito lógico para generar una salida a nivel ALTO si y sólo si la entrada,
representada porun número binario de 4 bits, es mayor que doce o menor que tres. Desarrolle
primero la tabla de verdad y después dibuje el diagrama lógico”
9. Para los circuitos mostrados, presentar la función lógica de salida correspondiente y su tabla de verdad.

̅+𝑨
𝑭=𝑨 ̅ 𝑩 + 𝑨𝑪 ̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
̅𝑩 + 𝑨
𝑺=𝑨 ̅ 𝑪𝑫 + 𝑫𝑩𝑫 ̅

𝑴 = ̅̅̅̅̅̅̅̅
̅+𝑩+𝑨
𝑨 ̅𝑩

Sem. 2022-II Ing. Oscar Casimiro Pariasca


̅ 𝑪 + ̅̅̅̅
𝑭𝟏 = 𝑨 + 𝑩 ̅ 𝑩𝑫 + 𝑨
𝑨 ̅ 𝑩𝑫
̅ 𝑭𝟐 = ̅̅̅̅̅̅̅̅
̅+𝑩+𝑨
𝑨 ̅𝑩

10. Para los circuitos anteriores (pasos 8 y 9), dibujar la señal de salida correspondiente para las entradas
mostradassegún corresponda:
A

Sem. 2022-II Ing. Oscar Casimiro Pariasca


11. Utilizando el software de simulación, verificar el funcionamiento y la tabla de verdad de
c/u de loscircuitos anteriores. Enviar los archivos fuente de simulación.
IV. PROCEDIMIENTO EXPERIMENTAL. - Para ser verificado en clases.
1. Implementar experimentalmente cada uno de los circuitos o funciones indicadas en el
cuestionario previo.Verificar su funcionamiento y la tabla de verdad.

Compuerta NOT utilizando compuertas NAND

Compuerta AND utilizando compuertas NAND

Compuerta NAND

Sem. 2022-II Ing. Oscar Casimiro Pariasca


Compuerta OR utilizando compuertas NAND

Compuerta NOR utilizando compuertas NAND

Compuerta XOR utilizando compuertas NAND

Compuerta XNOR utilizando compuertas NAND

Sem. 2022-II Ing. Oscar Casimiro Pariasca


V. CONCLUSIONES

- El informe fue un poco extenso, me llevó buen tiempo terminar, pero fue un buen tiempo de aprendizaje
- Es de suma importancia poner las resistencias de pull-up y pull-down para el buen funcionamiento del
circuito que se quiere desarrollar
- Es necesario conocer el álgebra de Boole para desarrollar este informe
- Las leyes de Morgan facilitan de una manera eficaz el desarrollo de todas las compuertas con las
compuertas universales que son: NAND y NOR
- La verificación con las tablas de verdad es importante no solo para la retroalimentación, sino también
para dominar poco a poco el tema
- La función NAND de tres entradas con NAND de dos entradas no cumple en todos los casos, solo cumple
con 4 casos, es por ello que existes o son fabricados compuertas NAND con tres entras

VI. BIBLIOGRAFIA

Electrónica FP. (30 de Enero de 2019). Resistencias PULL UP. Obtenido de


https://www.youtube.com/watch?v=fu1YtQs8Ut4

Electrónica. (s.n). Obtenido de http://hyperphysics.phy-


astr.gsu.edu/hbasees/Electronic/nand.html#:~:text=La%20puerta%20NAND%20y%20la,OR%20
o%20una%20puerta%20AND.

Pasos por Ingeniería. (18 de Septiembre de 2017). TEOREMAS DEL ÁLGEBRA DE BOOLE (1er
TEOREMA DE DE MORGAN (XY)'=X'+Y'). Obtenido de
https://www.youtube.com/watch?v=VL5v4et23oc

Sem. 2022-II Ing. Oscar Casimiro Pariasca

También podría gustarte