IMPLEMENTACIÓN DE COMPUERTAS COD.
HECL301
LOGICAS CON DIODOS, TRANSISTORES Y Versión: 01
Fecha: 20/08/2018
CIRCUITOS
INTEGRADOS
Programa de estudio Experiencia curricular Sesión
INGENIERÍA DE SISTEMAS ELECTRÓNICA 6
INTEGRANTES:
1. HUERTAS LUME MAURICIO SEBASTIAN
2. SAQUIRAY APAGUEÑO WILLIAN JOSE
3. MATHEUS HURTADO JHAIR
4. AGUILAR NATIVIDAD MARIA DEL CARMEN
5. Palacios Neyra Ricardo Fernando
I. OBJETIVOS
A. Que el estudiante de ingeniería consolide sus conocimientos teóricos sobre
compuertas lógicas aprendiendo el manejo práctico de éstas, para su futura
aplicación en circuitos electrónicos de mayor complejidad.
B. Que el estudiante de ingeniería aprenda a interpretar y ejecutar guías de
procedimientos técnicos para la ejecución de trabajos prácticos, que le será
de mucha utilidad en su futura vida profesional.
C. Que el estudiante de ingeniería se familiarice con los dispositivos lógicos y
sus características principales de funcionamiento, así como con los
instrumentos electrónicos de medición.
D. Que el estudiante de ingeniería comprenda las características y principios
de operación de diferentes compuertas lógicas.
II. INFORMACIÓN PRELIMINAR
A. Para el presente laboratorio se implementaran las Compuertas lógicas And
Or e Inversor usando diodos y transistores, para posteriormente hacer uso
de los circuitos integrados que implementan dichas compuertas lógicas.
B. Al utilizar circuitos integrados, es necesario realizar conexiones apropiadas
en los terminales del circuito. Lo mas importante son la alimentación Vcc y
tierra (GND). Estas conexiones son necesarias para que los circuitos del
encapsulado funcionen de manera correcta.
- En los dispositivos TTL, Vcc normalmente es de + 5V. La tierra es
generalmente conectado al negativo de la fuente.
- Nunca exceda el máximo voltaje absoluto indicado.
- Observe la correcta polaridad de la fuente para conectarla al IC.
- Apague la fuente antes de conectar o desconectar un dispositivo para
evitar voltajes transitorios elevados.
- Consulte siempre el manual, ya que no todos los IC’s tienen la misma
disposición de pines
C. En los dispositivos estándar TTL los rangos de voltaje aceptables para los
niveles lógico “0” y”1” son los que se indican en la figura 1(a). Un valor
lógico “0” es cualquier valor desde 0V hasta 0.8V, un valor lógico “1” es
cualquier valor entre 2v y 5v. Los voltajes que no se encuentran en este
rango son indeterminados y no deben emplearse como entradas a ningún
dispositivo TTL. Los fabricantes de IC no garantizan el funcionamiento de
un IC .TLL cuando los niveles de entrada se encuentran en el rango
indeterminado.
D. En la figura 1(b) se muestran los valores lógicos para los circuitos CMOS
que operan con Vdd = +5V. Los voltajes entre 0V y 1.5V se definen como el
nivel lógico “0”, mientras que los que se encuentran entre 3.5V y 5V se
definen como el nivel lógico “1”. El rango indeterminado incluye los voltajes
des 1.5V hasta 3.5V.
5.0V........
2.0V........
0.8V........
0V………..
Lógico “1”
Indeterminado
Lógico “0”
5V…….
Lógico “1”
3.5V…..
Indeterminado
1.5V….
Lógico “0”
0V……
CMOS
TTL (b)
(a)
Fig.1
E. Las Puertas Básicas utilizadas para el presente laboratorio son:
-Inversor (NOT) -Compuerta Or -Compuerta NOr
- Compuerta And - Compuerta Nand -Compuerta XOr
III EQUIPAMIENTO:
- (01)IC SN7400
- (01)IC SN7402
- (01)IC SN7404
- (01)IC SN7408
- (01)IC SN7432
- (01)IC SN7486
- (02) Diodos 1n5399
- (02) transistores Bc548
- (02)Resistencias de 1k
- (01)Resistencia 2.2k
- (01)Protoboard
- (01)Multímetro Digital
- (01) Fuente de alimentación
- Cables de interconexión.
IV PROCEDIMIENTO:
A. Implementación y medición de compuertas lógicas usando diodos.
(1). Implemente el circuito de la figura 1, R1=2.2K
Figura 1 compuerta lógica Or
Arme el circuito de medición de la figura 1 y aplique las tensiones a las
entradas según se especifique.
Registre la tensión de salida S en la tabla 1
0v 0 V. 0 V. 0 V.
0v 0 V. 0 V. 0 V.
0v 0 V. 0 V. 0 V.
+0.04 V. 0 V. +0.04 V. 0 V.
+0.21 V. 0. V. +0.21 V. 0. V.
+0.39 V. 0 V. +0.39 V. 0 V.
+1.36 V. Indeterminado +1.36 V. Indeterminado
+2.34 V. 1 V. +2.34 V. 1 V.
+3.33 V.
1 V. +3.33 V. 1 V.
+4.33 V.
1 V. +4.33 V 1 V.
FILA 1
FILA 2
FILA 3
FILA 4
FILA 5
FILA 6
FILA 7
FILA 8
FILA 9
FILA 10
Tabla 1
(2). Implemente el circuito de la figura 2
Figura 2 compuerta lógica And
Arme el circuito de medición de la figura 2 y aplique las tensiones a las entradas
según se especifique R2=2.2K, +V=5 vol.
Registre la tensión de salida F en la tabla 2 .
+4.33 V. 1 V.
+4.33 V. 1 V.
+4.13 V. 1 V.
+4.13 V. 1 V.
+3.93 V. 1 V.
+3.93 V. 1 V.
+3.73 V. 1 V.
+3.73 V. 1 V.
+3.53 V. 1V.
+3.53 V. 1V.
+3.33V. 1V.
+3.33V. 1V.
+2.34 V. 1 V.
+2.34 V. 1 V.
+1.36 V. 1 V.
+1.36 V. 1 V.
+0.39 V. 0 V.
+0.39 V. 0 V.
0 V. 0 V.
0 V. 0 V.
Tabla 2
Fila 1:
Fila 2:
Fila 3:
Fila 4:
Fila 5:
Fila 6:
Fila 7:
Fila 8:
Fila 9:
Fila 10:
(3). Implemente el circuito de la figura 3
Figura 3 compuerta lógica And
Registre la tensión de salida en la tabla 3 .
A B S(volt) S (niv. Log)
Gnd Gnd 0v 0V
Gnd 5v +2.87 V 1V
5v Gnd 0V 0V
5v 5v 4.19V 1V
Fila 1:
Fila 2:
FILA 3:
Fila 4:
Tabla 3
(4). Implemente el circuito de la figura 4
Figura 4 compuerta lógica Or
Registre la tensión de salida en la tabla 4 .
A B S(volt) S (niv. Log)
Gnd Gnd 0V 0v
Gnd 5v +4.30 V 1v
5v Gnd +4.30 V 1v
5v 5v +4.32 V 1v
Fila 1:
Fila 2:
Fila 3:
Fila 4:
Tabla 4
B. Implementación y medición de compuertas digitales TTL independientes
Procedimiento de medición:
(1). Implemente el circuito de la figura 5.
(2). Conectar los niveles lógicos a las entradas A y B
(3) Ingresar todas las condiciones posibles
(4) Mida el nivel de voltaje en el punto C y complete la tabla 5.
(5) Repita el procedimiento anterior (puntos del 1 al 4) para el caso de los
circuitos 6 , 7, 8, 9 y 10.
1. Compuerta digital NOT Tabla 5
A C(volt) C (niv. Log)
0
1
Fig. 5
2. Compuerta digital AND Tabla 6
A B C(volt) C (niv. Log)
0 0
0 1
1 0
1 1
Fig. 6
3. Compuerta digital OR
Tabla
7
A B C(volt) C (niv. Log)
0 0
0 1
1 0
1 1
Fig. 7
4. Compuerta digital XOR
Tabla 8
A B C(volt) C (niv. Log)
0 0
0 1
1 0
1 1
Fig. 8
5. Compuerta digital NAND Tabla 9
A B C(volt) C (niv. Log)
0 0
0 1
1 0
1 1
Fig. 9
6. Compuerta digital NOR
Tabla 10
A B C(volt) C (niv. Log)
0 0
0 1
1 0
1 1
Fig. 10
V. INFORME DEL LABORATORIO
1. MARCO TEORICO
Establezca un marco teórico explicando en forma detallada el funcionamiento de
las compuertas lógicas así como aplicaciones más típicas en el mundo técnico
industrial.
2. MEDICIONES REALIZADAS EN LABORATORIO
Considerar los cuadros de mediciones trabajados en el Laboratorio, así como los
cálculos teóricos de éstos.
3. SOLUCION DEL CUESTIONARIO
a. ¿Cómo se comporta un pin no conectado de un circuito integrado. ¿Porque?
b. ¿Qué es FAN IN y FAN OUT? Defina y explique con ejemplos.
c. Explique detalladamente las características y funcionamiento de la familia
TTL y de la familia CMOS.
4. OBSERVACIONES
Mencione y detalle las observaciones técnicas encontradas durante
el desarrollo de la práctica.
5. CONCLUSIONES
Explique detalladamente las conclusiones extraídas de la práctica
de Laboratorio desarrollada.
6. ANEXOS