UNIVERSIDAD PRIVADA DEL VALLE
FACULTAD DE INFORMATICA Y ELECTRONICA
INGENIERIA ELECTRONICA Evaluación
CAMPUS TIQUIPAYA
SISTEMAS DIGITALES “I”
Informe de Practica de Laboratorio Nº 7
Aplicación de multiplexores
Grupo “A”
Estudiante: Mauricio Ross Revollo
Docente: Ing. Freddy Ferrufino Rojas
Cochabamba 23 de Mayo del 2022
Gestión I – 2022
Marco teórico
Multiplexores:
Un multiplexor, llamado también MUX o MPX es un dispositivo que sirve para transmitir datos de
diferentes entradas a una sola salida, es decir que todos los datos que entran al circuito salen por
el mismo lugar, solo un canal de comunicación, se pueden manejar señales analógicas o digitales.
Las partes del multiplexor son las siguientes
* Entradas: Por donde ingresan los datos que tienen un número de entradas en potencia de 2
* Salidas: Via por la que salen los datos del circuito, el cual son 2 una sin negar y la otra negada
* Selectores: Seleccionan la entrada que se quiere activar para leer los datos
* Enable: Nos sirve para activar o desactivar el circuito
La tabla de verdad del MUX de 3 entradas es el siguiente:
Compuerta lógica NOT
La compuerta NOT o INV (inversora), posee una entrada y una salida, su propósito es producir
una salida inversa o contraria a su entrada. Si la entrada se encuentra en estado activo “1” se
tendrá a la salida un estado inactivo “0” y para el caso contrario, si la entrada se encuentra en
estado inactivo “0” a la salida estará en estado activo “1”, el usado en laboratorio es la compuerta
74LS04, cuyo esquema es el siguiente.
APLICACIÓN DE MULTIPLEXORES
4. TECNICA O PROCEDIMIENTO
Parte 4.1
Obtenga un circuito lógico que permita determinar si un número entero comprendido entre el
0 y el
15 es divisible por el número 3. La tabla de verdad necesaria es la siguiente:
D C B A F
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
Parte 4.2
Armar el circuito montado con un solo multiplexor 74151 y los componentes adicionales que
necesite.
Parte 6.1
Verificar el circuito lógico que determinar si un número entero es divisible por el número 3
D C B A F
0 0 0 0 1
0 0 0 1 0
0 0 1 0 0
0 0 1 1 1
0 1 0 0 0
0 1 0 1 0
0 1 1 0 1
0 1 1 1 0
1 0 0 0 0
1 0 0 1 1
1 0 1 0 0
1 0 1 1 0
1 1 0 0 1
1 1 0 1 0
1 1 1 0 0
1 1 1 1 1
Parte6.2
Comprobar el funcionamiento del circuito con multiplexor.
000 001 010 011 100 101 110 111
0 1 0 0 1 0 0 1 0
1 0 1 0 0 1 0 0 1
D 0 D 0 D
0 1 2 3 4 5 6 7
Cuestionario:
1.- Dibuje como se puede utilizar el multiplexor de 8 bits de entrada (74151) para obtener un
Multiplexor de 16 bis de entradas.
2.- Determine la tabla de verdad para la salida O.
X Y Z O
0 0 0
x y z O
0 0 0 1
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 1
Conclusiones
En conclusión, se comprendió el funcionamiento de los multiplexores y sus respectivas tablas de
verdad, en lo personal me ayudo a comprender de forma simple como se dan las comunicaciones
en estos circuitos los cuales simplifican la complejidad de tener mas de un canal de comunicación.