SISTEMAS DIGITALES, ISC-110
CAPITULO 4: CIRCUITOS LÓGICOS COMBINACIONALES
PREGUNTAS
1. ¿Qué es una condición de “no importa”?
Es una condición donde habrá ciertas combinaciones de niveles de entrada en
las que “no importa” si la salida está en ALTO o en BAJO.
2. ¿Cuál es la salida de una compuerta XNOR cuando se conectan a sus
entradas una señal lógica y su inverso exacto?
Un nivel bajo constante, es siempre de 0 o un valor BAJO.
3. Un diseñador lógico necesita un INVERSOR, y todo lo que hay
disponible es una compuerta XOR de un chip 74HC86. ¿Necesita otro
chip?
Si un Diseñador lógico necesita un inversor y solo tiene un chip 74HC86,
necesita otro chip, ya que este no permitirá hacer un inversor.
4. ¿Cuáles compuertas lógicas producen una salida de 1 en el estado
deshabilitado?
Las compuertas NAND y OR producen una salida constante en ALTO
cuando están deshabilitadas.
5. ¿Cuáles compuertas lógicas pasan el inverso de la señal de entrada
cuando se habilitan?
NAND, NOR.
6. ¿Cuál es el tipo más común de encapsulado de CI digital?
Uno de los tipos más comunes es el encapsula-do dual en línea (DIP).
7. Nombre las seis categorías comunes de CIs digitales, de acuerdo con
su complejidad.
Integración a pequeña escala (SSI), Integración a mediana escala (MSI),
Integración a gran escala (LSI), Integración a muy grande escala (VLSI),
Integración a ultra gran escala (ULSI), Integración a giga escala (GSI).
8. ¿Cómo responde un circuito integrado TTL a una entrada flotante?
Una entrada TTL flotante actúa justo igual que un 1 lógico. En otras palabras, el
CI responderá como si se le hubiera aplicado un nivel lógico ALTO.
9. ¿Cómo responde un circuito integrado CMOS a una entrada flotante?
Si una entrada CMOS se deja flotante, pueden producirse resultados
desastrosos. El CI podría sobrecalentarse y hasta dañarse.
10. ¿Cuál serie CMOS puede conectarse en forma directa a un TTL sin
necesidad de circuitos de interfaz?
La serie 74HCT está diseñada para ser eléctricamente compatible con los
dispositivos TTL; esto es, un circuito integrado 74HCT puede conectarse
en forma directa con los dispositivos TTL sin necesidad de circuitos que
actúen como interfaz.
11. ¿Cuál es el propósito de los números de terminales en el diagrama de
conexiones de un circuito lógico?
Estos números de terminales y las etiquetas de los CIs se utilizan para facilitar
la referencia a cualquier punto en el circuito.
12. ¿Cuáles son las similitudes clave de los archivos de diseño gráfico
que se utilizan para los diagramas de conexiones de circuitos lógicos
tradicionales y de lógica programable?
Los simbolos son iguales solo que no se emplean las mismas técnicas en su
elaboración.
13. Liste las distintas fallas internas en los circuitos integrados.
1. Fallas en los circuitos internos.
2. Entradas o salidas cortocircuitadas a tierra o a VCC.
3. Entradas o salidas sin conectar (circuito abierto).
4. Corto entre dos terminales (que no sean tierra ni VCC).
14. ¿Cuál falla interna de un CI puede producir señales que muestren tres
niveles de voltaje distintos?
Corto entre dos terminales
15. ¿Qué es la colisión de señales?
Es cuando dos señales están “luchando” una con la otra.
16. ¿Cuáles son los tipos más comunes de fallas externas?
1- Líneas de señal abiertas.
2- Líneas de señal en corto.
3- Fuente de alimentación defectuosa.
4- Carga de salida.
17. Liste algunas de las causas de circuitos abiertos en la ruta de la señal.
1. Alambre roto.
2. Conexión soldada defectuosamente; conexión de alambre enrollado fl oja.
3. Grieta o interrupción en la línea de conexión de un circuito impreso
(algunas de éstas son del grueso de un cabello, y se pueden ver sólo con una
lupa).
4. Terminal doblada o rota en un CI.
5. Zócalo de CI defectuoso, de tal forma que el CI no haga buen contacto con
el zócalo.
18. ¿Qué síntomas ocasiona una fuente de alimentación defectuosa?
Uno de los signos más comunes de falla en la fuente de alimentación es que
uno o más chips operen en forma incorrecta, o que no operen en lo absoluto.
19. ¿Cómo podría afectar la carga a un nivel de voltaje de salida de un CI?
Se excede el valor nominal de su corriente de salida y el voltaje de salida
puede caer dentro del intervalo indeterminado.
20. ¿Qué es lo que se “programa” en un PLD?
Podemos “programar” la forma en que las entradas se conectan a las salidas
del arreglo.
21. En VHDL, ¿cuál es el tipo estándar IEEE que es equivalente al tipo
BIT?
STD_LOGIC, que es equivalente al tipo BIT.
22. En VHDL, ¿cuál es el tipo estándar IEEE que es equivalente al tipo
BIT_VECTOR?
STD_LOGIC_VECTOR, que es equivalente a BIT_VECTOR.
23. ¿Cuál estructura de control decide qué hacer o qué no hacer?
Cada vez que la decisión está entre realizar una acción o no realizarla, se
utiliza la instrucción IF/THEN
24. ¿Cuál estructura de control decide hacer esto o lo otro?
Cuando las decisiones demandan dos posibles acciones, se utiliza la estructura
de control IF/THEN/ELSE
25. ¿Cuál(es) estructura(s) de control decide(n) la acción específica, entre
varias, que se va a realizar?
ELSIF, la cual selecciona uno de muchos resultados posibles
Case.
26. ¿Qué significan JEDEC y HDL?
Consejo Común de Ingeniería de Dispositivos Electrónicos (JEDEC).
Lenguaje de descripción de hardware (HDL).
27. ¿Qué es un zócalo ZIF?
Un zócalo ZIF es un tipo de zócalo que se utiliza para conectar una unidad
central de procesamiento (CPU) a la placa base de una computadora y reducir
el.
VERDADERO O FALSO
1. Un chip 74S74 contiene la misma lógica y distribución de terminales que el
74LS74. V
2. Un chip 74HC74 contiene la misma lógica y distribución de terminales que el
74AS74. F
3. ¿Cómo declararía un arreglo de entrada de seis bits llamado
botones_pulsar en (a) AHDL o en (b) VHDL?
a) AHDL botones_pulsar [5..0] : INPUT;
b) VHDL PORT(botones_pulsar : IN BIT VECTOR (5 DOWNTO 0);
4. ¿Qué instrucción utilizaría para extraer el MSB del arreglo de la pregunta 1 y
colocarlo en un puerto de salida de un solo bit llamado z? Use (a) AHDL o (b)
VHDL.
a) AHDL
VARIABLE botones_pulsar[5..0] : NODE;
BEGIN
botones_pulsar[5] = z[0];
END;
b) VHDL
SIGNAL botones_pulsar : BIT VECTOR (5 DOWNTO 0);
BEGIN
botones_pulsar(5) <= z(0);
END;
5. El diseño de arriba hacia abajo comienza con una descripción general de
todo el sistema y sus especificaciones. V
6. Un archivo JEDEC puede usarse como archivo de entrada para un
programador. V
7. Si un archivo de entrada se compila sin errores, significa que el circuito PLD
funcionará en forma correcta. V
8. Un compilador puede interpretar código a pesar de los errores de sintaxis. F
9. Los vectores de prueba se utilizan para simular y probar un dispositivo. _V_