0% encontró este documento útil (0 votos)
90 vistas2 páginas

Técnicas de Simplificación de Circuitos Lógicos

El documento presenta 10 ejercicios sobre técnicas de simplificación para diseñar circuitos combinacionales con puertas lógicas. Los ejercicios incluyen obtener tablas de verdad, expresiones lógicas canónicas y diagramas de Karnaugh, y diseñar circuitos para funciones como control de motores, comparación de números binarios y detección de números BCD utilizando puertas NAND y otras puertas lógicas.

Cargado por

TGA
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
90 vistas2 páginas

Técnicas de Simplificación de Circuitos Lógicos

El documento presenta 10 ejercicios sobre técnicas de simplificación para diseñar circuitos combinacionales con puertas lógicas. Los ejercicios incluyen obtener tablas de verdad, expresiones lógicas canónicas y diagramas de Karnaugh, y diseñar circuitos para funciones como control de motores, comparación de números binarios y detección de números BCD utilizando puertas NAND y otras puertas lógicas.

Cargado por

TGA
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd

UT 03. Técnicas de simplificación Pag.

: 1/2

U.T.3: TÉCNICAS DE SIMPLIFICACIÓN


EJERCICIOS

1. Diseña un circuito combinacional de cuatro entradas y dos salidas que resuelva


las condiciones siguientes:
 S0 = 1 cuando las entradas A,B,C y D estén independientemente a 1 o cuando
C sea mayor que B.
 S1 = 1 cuando la entrada A sea mayor que B y cuando C = D.
 En el resto de los casos, ambas salidas a 0.
1. Obtén la Tabla de verdad.
2. Desarrolla la función mediante términos canónicos minterm.
3. Simplifica la función mediante diagramas de Karnaugh.
4. Representa el circuito lógico correspondiente mediante cualquier tipo
de puertas.
5. Representa el circuito lógico correspondiente mediante puertas
NAND, aplicando propiedades y teoremas del A. De Boole.

2. Diseña el esquema de puertas lógicas del


a b c S1 S0
circuito combinacional a partir de la
0 0 0 0 1
expresión maxterm que resuelva la
0 0 1 1 1
siguiente tabla de verdad.
0 1 0 1 0
0 1 1 1 1
1 0 0 1 1
1 0 1 1 0
1 1 0 1 0
1 1 1 0 1

3. Dibuja el esquema en puertas NAND de las siguientes ecuaciones lógicas:

a ).S = abc + abc + abc + abc


b).S = abc + abc + abc

4. En un proceso industrial con 8 estados diferentes, se desea que se active un


ventilador de refrigeración en los estados 0, 2, 5 y 7. El número de estados es un
código de tres bits en binario natural que suministra un ordenador de control.
Diseña el circuito de control del ventilador con puertas NAND de modo que sea
lo más simple posible.

5. En una línea de montaje se producen 16 tipos de piezas metálicas. En una de las


estaciones de línea se debe practicar un orificio sólo a los tipos 0, 4, 7, 9, 13 y
15.
Diseña el circuito de control del ventilador con puertas NAND de modo que sea
lo más simple posible.

Dpto. de Electrónica
UT 03. Técnicas de simplificación Pag. : 2/2

6. Una parte de un sistema automático industrial controla 3 motores. Las entradas


del sistema son 4: A, B, C y D. Las salidas de activación de los motores del
sistema son S0, S1 y S2.Diseña el circuito de control de los motores de acuerdo a
las siguientes condiciones:
 S0 = 1 siempre que A = B = 1 ó C = D = 0.
 S1 = 1 cuando B = 1 o A = B = C = 0.
 S2 = 1 cuando B = C.

7. Diseñar un circuito combinacional minimizado mediante puertas NAND que


permita realizar la valoración de una votación de cuatro individuos. Se indiará
mediante un LED rojo (R) encendido una mayoría de noes, un LED verde (V)
encendido una mayoría de síes y con un LED ámbar (N) un empate.

8. Diseñar un circuito combinacional minimizado que compare dos números de 2


bits A (A1, A0) y B (B1, B0) y obtenga tres salidas:
 S0 = 1 si A < B.
 S1 = 1 si A = B.
 S2 = 1 si A>B.

9. Diseñar un circuito combinacional minimizado que detecte un número BCD. Si


la combinación recibida es superior a 9, colocará la salida a 1; en caso contrario
la salida será 0.

10. Diseñar un circuito combinacional restador de dos números de 2 bits A (A1, A0)
y B (B1, B0). El resultado se expresará en valor absoluto y signo (VAS).

Dpto. de Electrónica

También podría gustarte