0% encontró este documento útil (0 votos)
71 vistas7 páginas

Informe Práctica Laboratorio 7: Contadores

Este documento describe el diseño de contadores asíncronos ascendentes y descendentes. Explica que los contadores asíncronos están formados por biestables que no comparten la señal de reloj. Describe la estructura interna de un contador asíncrono ascendente de 3 bits y cómo funciona cada biestable. También explica cómo diseñar un contador asíncrono descendente cambiando la entrada y salida de los biestables. Finalmente, muestra un ejemplo de diseño de un semáforo usando un contador asíncrono.

Cargado por

raul carbajal
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
71 vistas7 páginas

Informe Práctica Laboratorio 7: Contadores

Este documento describe el diseño de contadores asíncronos ascendentes y descendentes. Explica que los contadores asíncronos están formados por biestables que no comparten la señal de reloj. Describe la estructura interna de un contador asíncrono ascendente de 3 bits y cómo funciona cada biestable. También explica cómo diseñar un contador asíncrono descendente cambiando la entrada y salida de los biestables. Finalmente, muestra un ejemplo de diseño de un semáforo usando un contador asíncrono.

Cargado por

raul carbajal
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd

universidad Privada del Valle Evaluación

Facultad de INFORMATICA Y ELECTRONICA


INGENIERIA ELECTRONICA Y
DE SISTEMAS
CAMPUS TIQUIPAYA

SISTEMAS DIGITALES I

Informe de Practica de Laboratorio Nº 7

DISEÑO DE CONTADORES
ASINCRONOS

Grupo “B”

Estudiante: Raul Carbajal Onofre

Docente: Ing. Freddy Ferrufino


Rojas
Cochabamba 02 de diciembre de 2021
Gestión II – 2021
1. CONOCIMIENTO TERICO REQUERIDO

Los contadores digitales son dispositivos formados por inestables que se emplean para


contar los pulsos de una señal de reloj. Todos los contadores tienen una entrada de reloj
por la que llega la señal cuyos pulsos se cuentan y varias salidas en las que se expresa, en
un determinado código binario, el número de pulsos que se han contado hasta ese
momento. La capacidad del contador para contar pulsos depende del número de salidas
de que disponga el contador, cuanto mayor sea el número de salidas mayor será el
número de pulsos que se podrá contar.

Contador asíncrono ascendente y descendente.

Un contador asíncrono binario ascendente-descendente es un contador en el cual, los


biestables que lo conforman no comparten la señal de reloj, realizando sólo el contaje en
sistema binario y bidireccional ascendente-descendente.

Es capaz de contar en sentido ascendente o descendente según el valor que tome una
línea de control adicional.

Un contador asíncrono binario ascendente es un contador en


el cual, los biestables que lo conforman no comparten la señal
de reloj, realizando sólo el contaje en sistema binario y
unidireccional ascendente. A continuación, se muestra la
estructura interna de un contador asíncrono ascendente
binario de tres bits, cuyo símbolo es

La salida del primer biestable es a la vez la salida Qo del contador y la entrada de reloj para
el segundo biestable, que cambiará de estado cada vez que la salida Qo genere un flanco
de bajada.
De forma similar, la salida del segundo biestable es la
salida Q1 del contador y la entrada del tercer biestable,
que cambiará de estado cuando su entrada, la señal Q1,
genere un flanco de bajada. Las señales asíncronas de los
biestables se utilizan para inicializar el contador.

En la imagen de arriba se supone que todas las


transiciones son simultáneas. En los contadores
asíncronos esto no es realmente así. Debido al retardo de
propagación del primer biestable, su salida Qo no cambia
a la vez que se produce el flanco de bajada de la señal de
reloj CLK y, como consecuencia, el segundo biestable no
se disparará a la vez que el primero. En el paso del estado
1 al 2, la transición de nivel alto a nivel bajo de Q1 ocurre
un tiempo tp después de la transición negativa de Q0.

Un contador asíncrono binario descendente es un contador en el cual, los biestables que


lo conforman no comparten la señal de reloj, realizando sólo el contaje en sistema binario
y unidireccional descendente.

Hay varias opciones a la hora de construir un contador asíncrono descendente al igual que
ocurría con los contadores asíncronos ascendentes, según se empleen biestables activos
en el flanco de bajada o de subida existen múltiples posibilidades para obtener el mismo
resultado.

en la que la salida Q de cada biestable se conecta a la entrada T del siguiente biestable.

Observamos que la diferencia entre este contador


asíncrono binario descendente y el contador asíncrono
binario ascendente estriba únicamente en que ahora los
biestables son activos en los flancos de subida y que este
simple cambio da lugar a un cambio de comportamiento
del contador.

También podrían utilizarse biestables T activos en el flanco


de bajada, aunque en ese caso, a la entrada de cada
biestable se conectaría la salida Q del biestable anterior en
lugar de la salida Q. Por tanto, se abren otras
posibilidades, tanto para los contadores ascendentes
como descendentes, según qué salida de los biestables T
se considere que es la salida del contador.

2. COMPETENCIA

El estudiante:

 Manejara los Flip–Flop JK para implementar semáforo, a través de la resolución de


problemas
3. OBJETIVOS
Analizar la tabla de manera óptica para realizar de manera fácil.

4. MATERIALES, INSUMOS Y EQUIPOS

5. MATERIAL Y EQUIPOS
Ítem Denominación Cantidad Unidad Observación
1 Fuente de poder 1 Pza.
2 Generador de señal 1 Pza.
INSUMOS
Ítem Denominación Cantidad Unidad Observación
1 Bread board 1 Pza.
2 74LS112 - JK Flip-Flop 2 Pza.
3 74LS20 – NAND 4 entradas 1 Pza.
4 74LS11 –AND 3 entradas 1 Pza.
5 74LS08 – AND 2 entradas 1 Pza.
6 74LS32 – OR 2 entradas 1 Pza.
7 Resistencia de 220 Ω 3 Pza.
8 Led amarillo rojo verde 1 Pza.
TECNICA DE PROCEDIMIENTO
Parte 5.1
Diseñe un semáforo que cambia su secuencia de la siguiente forma:
Rojo a verde en 3.5 seg.
Verde a amarrillo en 3 seg.
Amarrillo a rojo en 1 seg.

Tabla de estados 1 de un contador asíncrono binario ascendente de 4 bits.

6. MEDICION, CALCULOS Y GRAFICOS

Diseñe un semáforo que cambia su secuencia de la siguiente forma:


Rojo a verde en 3.5 seg. El color rojo 7
Verde a amarrillo en 3 seg. El verde 6
Amarrillo a rojo en 1 seg. Amarrillo 2
Total 15
El mínimo cono un múltiplo será de 0.5
Q Q3 Q2 Q1 V A R MAPA DE KARNAUGH
4
0 0 0 0 1 0 0
0 0 0 1 1 0 0
0 0 1 0 1 0 0
0 0 1 1 1 0 0
0 1 0 0 1 0 0
0 1 0 1 1 0 0
0 1 1 0 0 1 0
0 1 1 1 0 1 0
1 0 0 0 0 0 1
1 0 0 1 0 0 1
1 0 1 0 0 0 1
1 0 1 1 0 0 1
1 1 0 0 0 0 1
1 1 0 1 0 0 1
1 1 1 0 0 0 1
1 1 1 1 X X X

V =Q 4 Q 2+Q 4 Q3
A=Q 4 Q 3Q 2
R=Q 4
7. CONCLUCIONES
En la práctica vimos cómo funcionaban el flip –flop JK que tiene la capacidad de rotal o
repetir el mismo número que es exactamente al mismo tiempo dado del mismo comparte
el mismo impulso de reloj.

8. CUESTIONARIO

Que valores iniciales tendría que tener un contador ascendente en Q3, Q2, Q1 y Qo para
que en el primer clock genere a la salida el valore de Q3=0, Q2=0, Q1=0 y Qo=0.

El valor inicial de los contadores ascendentes de 2 3 4 5 6 7 0 1

Que valores iniciales tendría que tener un contador descendente en Q3, Q2, Q1 y Qo para
que en el primer clock genere a la salida el valor de Q3=1, Q2=1, Q1=1 y Qo=1.

El valor será de esta manera 7 6 5 4 3 2 1 0

9. BIBLIOGRAFIA
http://hflorezf-es.blogspot.com/2011/09/contadores-asincronos.html
http://163.178.104.150/ci1210/leccion10%20registros%20y%20contadores/Contadores
%20Asincronos.htm
UNIVERSIDAD DEL VALLE
PRE-INFORME
Estudiante: Raul Carbajal Onofre Fecha: /2021
Carrera: IMT Grupo: A
Docente: Ing. Freddy Ferrufino Laboratorio: Sistemas Digitales
Practica N: # 7 Título de laboratorio: DISEÑO DE CONTADORES ASIONCRONOS
Firma del estudiante: YO Firma docente:

También podría gustarte