0% encontró este documento útil (0 votos)
112 vistas4 páginas

Guía Lab: Compuertas Lógicas CMOS

Este documento presenta una guía de laboratorio para la asignatura de Circuitos Lógicos Electrónicos. Describe tres partes del laboratorio en las que los estudiantes construirán e implementarán circuitos CMOS básicos como compuertas NOT, NAND y NOR usando transistores MOS en la herramienta Multisim. El documento incluye figuras de los circuitos y solicita a los estudiantes que prueben cada circuito, realicen tablas de verdad y respondan preguntas sobre cómo implementar compuertas AND y OR usando las compu

Cargado por

Jorge Elgueta
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
112 vistas4 páginas

Guía Lab: Compuertas Lógicas CMOS

Este documento presenta una guía de laboratorio para la asignatura de Circuitos Lógicos Electrónicos. Describe tres partes del laboratorio en las que los estudiantes construirán e implementarán circuitos CMOS básicos como compuertas NOT, NAND y NOR usando transistores MOS en la herramienta Multisim. El documento incluye figuras de los circuitos y solicita a los estudiantes que prueben cada circuito, realicen tablas de verdad y respondan preguntas sobre cómo implementar compuertas AND y OR usando las compu

Cargado por

Jorge Elgueta
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd

UNIVERSIDAD TECNOLÓGICA DE PANAMÁ

FACULTAD DE INGENIERÍA ELÉCTRICA


LICENCIATURA EN: Ingeniería Electromecánica

GUÍA DE LABORATORIO

ASIGNATURA: CIRCUITOS LÓGICOS ELECTRÓNICOS.

CÓDIGO: 0894 AÑO : III SEMESTRE : II

TIPO DE ASIGNATURA: Fundamental


PRERREQUISITOS:
CORREQUISITO:

CRÉDITOS: HORAS DE LABORATORIO: 3 .

ELABORACIÓN DEL LABORATORIO: agosto/2018

REVISIÓN: agosto 2018

No. DE LABORATORIO: 2

TÍTULO DEL LABORATORIO: Compuertas lógicas básicos a partir de transistores nMOS y


pMOS

DESCRIPCIÓN

I parte: Compuerta “NOT” CMOS

Realización y prueba del inversor lógico también conocido como NOT. Este es uno de los bloques
lógicos básicos que solo posee una entrada y cuya salida corresponde al estado lógico contrario al de la
entrada. Su símbolo lógico estándar se presenta en la figura 1 sin embargo, su función lógica se
caracteriza en la parte circular del símbolo conocida como “Inversion Bubble”

Figura 1. Símbolo de la compuerta lógica NOT.

1. Utilice la aplicación NI Multisim disponible en el laboratorio para realizar el circuito que se


presenta en la figura 2.
Figura 2. Compuerta NOT a base de transistores tipo CMOS.

2. Pruebe el funcionamiento del inversor CMOS en cuestión, utilice señal estática (constantes
lógicas) y señal dinámica (generador de funciones). Presente sus resultados al instructor.

II parte: Compuerta “NAND” CMOS

La compuerta NAND es otro de los bloque básicos usados en los sistemas digitales su símbolo lógico
se presenta en la figura 3. El bloque lógico NAND toma como mínimo dos entradas lógicas (1 bit c/u) y
produce una salida que es función del estado las entradas.

Figura 3. Símbolo de la compuerta lógica NAND.

3. Realice la compuerta NAND CMOS que se presenta en la Figura 4 usando Multisim y los
mismos transistores MOS de la práctica anterior, se sugiere incorporar un nuevo diseño para
trabajar con más libertad.

Figura 4. Compuerta NAND a base de transistores tipo CMOS.


4. Pruebe el funcionamiento del circuito usando las señales estáticas para las entradas U1 y U2
proporcionadas para las entradas indicadas. Realice una tabla de funcionamiento donde ubique
todas las combinaciones posibles de los estados lógicos de las entradas y el estado lógico de la
salida que cada combinación de entrada genera.

III parte: Compuerta “NOR” CMOS

La compuerta NOR es otro de los bloque básicos usados en los sistemas digitales, su símbolo lógico se
presenta en la figura 5. El bloque lógico NOR toma como mínimo dos entradas lógicas (1 bit c/u) y
produce una salida que es función del estado las entradas.

Figura 5. Símbolo de la compuerta lógica NOR.

5. Realice la compuerta NOR CMOS que se presenta en la Figura 6 usando Multisim y los mismos
transistores MOS de la práctica anterior, se sugiere incorporar un nuevo diseño para trabajar con
más libertad.

Figura 6. Compuerta NOR a base de transistores tipo CMOS.

6. Pruebe el funcionamiento del circuito usando las señales estáticas para las entradas U1 y U2
proporcionadas para las entradas indicadas. Realice una tabla de funcionamiento donde ubique
todas las combinaciones posibles de los estados lógicos de las entradas y el estado lógico de la
salida que cada combinación de entrada genera.

Asignaciones y Preguntas

Las compuertas que por definición se presentan como las básicas son la NOT la AND y la OR, estas
dos últimas pueden obtenerse de la combinación de la NAND la NOR y la NOT revisadas en esta
práctica virtual. Una compuerta AND se logra al colocar un bloque NOT en cascada, o sea, a la salida
de una compuerta NAND.
a. Presente el circuito CMOS de un bloque lógico AND.
b. Presente el circuito CMOS de un bloque lógico OR.
c. A partir de mediciones con el voltímetro virtual obtenga la tabla de la verdad para cada una de
estas compuertas para cada una de las combinaciones posibles.

También podría gustarte