0% encontró este documento útil (0 votos)
54 vistas7 páginas

VacaKevin Informe7 PDF

Se diseña el módulo lógico de una unidad aritmética lógica que tenga operandos de 4 bits y que cumpla con las funciones especificadas en la tabla más adelante, luego se procede a la simulación en proteus y el simulador digital v097.

Cargado por

Kevin Blackstar
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
54 vistas7 páginas

VacaKevin Informe7 PDF

Se diseña el módulo lógico de una unidad aritmética lógica que tenga operandos de 4 bits y que cumpla con las funciones especificadas en la tabla más adelante, luego se procede a la simulación en proteus y el simulador digital v097.

Cargado por

Kevin Blackstar
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd

Circuitos Digitales 1

UNIDAD ARITMÉTICA LÓGICA: MODULO


LÓGICO
UNIVERSIDAD DE LAS FUERZAS ARMADAS “ESPE”
Departamento de eléctrica y electrónica
LABORATORIO N: 7
Kevin Vaca
Nrc:8715
Fecha:22/07/2020

como resultado o una salida de forma booleana, están


Resumen – Se diseña el módulo lógico de una unidad obtenidos por operaciones lógicas binarias (suma,
aritmética lógica que tenga operandos de 4 bits y que multiplicación). También niegan, afirman, incluyen o
cumpla con las funciones especificadas en la tabla que excluyen según sus propiedades lógicas. Estas compuertas se
está más a continuación, luego se procede a la simulación pueden aplicar en otras áreas de la ciencia como mecánica,
en proteus y el simulador digital v097. hidráulica o neumática. [1]

Índice de Términos – módulo, simulador, diseño.

I. INTRODUCCION

Figura 1.Compuerta AND. [1]


L os circuitos El procesador después de acceder a memoria
principal para copiar la instrucción en el registro de
instrucción, inicia la secuencia de acciones propias de cada
instrucción. Muchas de estas instrucciones consisten en la
transformación de datos mediante la realización de
operaciones lógicas o aritméticas. Para realizar estas Figura 2.Compuerta OR. [1]
operaciones existe un bloque especial de la CPU denominado
Unidad Aritmético Lógica (ALU).

II. OBJETIVOS

Figura 3.Compuerta NOT. [1]


• Diseñar el módulo lógico de una unidad aritmética
lógica que tenga operandos de 4 bits y que cumpla
con las funciones especificadas en la table del
problema.

• Simular el circuito lógico del problema propuesto, en Figura 4.Compuerta NAND. [1]
Proteus y el Simulador digital.

III. MARCO TEÓRICO


Compuertas Lógicas: son circuitos electrónicos
conformados internamente por transistores que se encuentran
Figura 5.Compuerta NOR. [1]
con arreglos especiales con los que otorgan señales de voltaje
Circuitos Digitales 2

Figura 6.Compuerta XOR. [1]

Figura 10.Diseño de unidad lógica (4 bits) con 8


operaciones. [2]
Figura 7.Compuerta XNOR. [1]
IV. PROCEDIMIENTO
Unidad aritmética lógica (alu) Diseñe el módulo lógico de una unidad aritmética lógica que
tenga operandos de 4 bits y que cumpla con las funciones
especificadas en la tabla de la figura.

Figura 8.Unidad aritmética lógica.[2]

Todas las operaciones aritméticas y lógicas se llevan acabo en


la ALU de una computadora. La ALU recibe datos binarios
que se almacenan en la memoria y ejecuta operaciones
aritméticas y lógicas sobre estos datos de acuerdo con las
intrucciones provenientes de la unidad de control. Figura 11.Tabla.
Unidad arimética lógica
1. Realice el diseño utilizando compuertas lógicas y
multiplexores.
2. Implementar y simular el circuito en (proteus).
3. Realizar la simulación en simulador digital V097
(actividad en la clase)

V. DISEÑO
Figura 9. Unidad arimética lógica. [2]
Para el diseño primero se toma en cuenta el numero de
operandos en este caso seran de 4 bits esto nos da la idea de
La parte aritmética y la parte lógica trabajan simultáneamente. cuantos multiplexores debemos utilizar que serian 4 luego se
Un multiplexor selecciona cual de los dos resultados sea el considera que las operaciones son de bit a bit en donde para
lógico o el aritmético salen fuera de la ALU. cada bit se require una compuerta lógica y por ultimo
tendremos tres selectores.
Unidad lógica (4 bits) con 8 operaciones
Circuitos Digitales 3

A Compuertas
MUX

B Resultado

selector

Figura 12.Diseño del modulo lógico.

VI OPTIMIZACIÓN

Figura 13. Simulación A=0011=3 ; B=1001=9 ; Selector AND S1=S2=S3=L R=0001


Circuitos Digitales 4

Figura 14.Simulación A=0011=3 ; B=1001=9 ; Selector OR S1=H ,S2=S3=L ; R=1011

Figura 15.Simulación A=0011=3 ; B=1001=9 ; Selector XNOR S2=L ,S1=S3=H ; R=0101


Circuitos Digitales 5

Figura 16.Simulación A=0011=3 ; B=1001=9 ; Selector NOTB ,S1=S2=S3=H ; R=0110

VII SIMULACIÓN

Resultado

Selector

A B

Figura 17.Simulación A=0011=3 ; B=1001=9 ; Selector AND S1=S2=S3=L R=0001


Circuitos Digitales 6

Figura 18.Simulación A=0011=3 ; B=1001=9 ; Selector OR S1=H ,S2=S3=L ; R=1011

Figura 19.Simulación A=0011=3 ; B=1001=9 ; Selector XNOR S2=L ,S1=S3=H ; R=0101

Figura 20.Figura 16.Simulación A=0011=3 ; B=1001=9 ; Selector NOTB ,S1=S2=S3=H ; R=0110


Circuitos Digitales 7

VIII CONCLUSIONES Y RECOMENDACIONES

Recomendaciones

• Se recomienda llevar un orden al momento de


implementar el circuito de modo que no sea complejo
armarlo.
.
• Realizar varias pruebas del funcionamiento del
circuito.

Conclusiones

• Se pudo verificar que según el número de operandos


se implementa los multiplexores y que esta parte es
esencial para llevar las operaciones lógicas que se
llevan a acabo en la ALU de la computadora es muy
interesantes saber una pequeña parte del diseño de un
computador.
• Al realizar el circuito en el simulador digital se debe
utilizar un total de una compuerta 74LS08 , una
compuerta 74LS32, una compuerta 74LS00, una
compuerta 74LS02, una compuerta 74LS86 y 3
compuertas 74LS04 se podían usar solo 2 pero para
llevar un mejor orden y no confundirme luego al
momento de unir todo con los multiplexores que son
4 74LS151 utilice las 3. Entonces obtenemos que
los resultados del simulador digital son los mismo
del la simulación en Proteus así se puede concluir
que la práctica se realizo correctamente.

IX REFENCIAS

[1] Morgan, A (2019 Junio). Logic bus .[ Fecha de acceso: 18 de Julio del
2020]. Available:
https://www.logicbus.com.mx/blog/compuertas-logicas/)

[2] (Ruz, 2019) Ruz, J., Curso “Estructura de computadores”, Universidad


Complutense de Madrid,2019, accedida 18 Jul 2020, online available:
http://www.fdi.ucm.es/profesor/jjruz/EC-IS/

También podría gustarte