PROYECTO 2.1.
FAMILIA DE COMPUERTAS LOGICAS
Proyecto No. 2.1.
I. TITULO
Familia de compuertas lógicas
II. OBJETIVOS
Compuertas lógicas 3
Descrivba la operación del
inversor, la compuerta AND y la
compuerta OR.
Describa la operación de las
compuertas NAND y NOR.
Expresar la operación de las
compuertas NOT, AND, OR, NAND
y NOR, utilizando el algebra
Booleana.
Describa la operación de las
compuertas OR-exclusiva y NOR-
exclusiva.
Reconocer utilizar la simbologia
de las compuertas logicas, la
simbologia americana y europea
deacuerdo a las normas
ANSI/IEEE91-1984.
Construir los diagramas de tiempo
mustrando las relaciones de
entrada y salida para las diferentes
compuertas logicas.
Realizar la comprobacion basica
de los circuios integrados que
utilizan la tecnologia CMOS y TTL.
Explicart las diferencia que existen
entre las familias de compuertas
logicas que utilizan la tecnologia
CMO y TTL.
Defina tiempo de retardo de
propagacion, disipacion de
potencia, el producto potenca-
velocidad y el termino fan-out
relacionada con las compuertas
logicas.
Listar las funciones especificas
fijas de los dispocitivos de circuitos
integrados que contiene diferentes
compuertas logicas.
Utilizar las compuertas logicas en
PROYECTO DE LA UNIDAD I 1
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
aplicaciones basicas.
Localizar fallas en lascompuertas
logicas de circuitos abiertos o
cortocircuito utilizando la
instrumentacion adecuada.
Describa los conceptos basicos de
la logica programable.
III. INTRODUCCIÓN SOBRE LA FAMILIA DE COMPUERTAS
3.1. EL INVERSOR. TRADUCIR EQUIPO1.
TEXTO EN INGLES TRADUCCIÓN PALABRAS
NUEVAS
El inversor (circuito NOT) realiza la operación
deniminada inversor o complementacion.
Elinversor cambia el nivel logico uno a el
nivel opuesto. En terminos de bits, cambia un
1 a un 0 y un 0 a un 1.
Los simbolos logicos normalizados para el
inversor se muestra en la figura 3-1. En la
parte (a) se muestra la simbologia
americana, y en la parte (b) se muestra la
simbologia rectangular o europea. En el
cursoutilizaremos ambas simbologias
Simbolo multisim
simbolo del LOGO
PROYECTO DE LA UNIDAD I 2
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
Tabla de verdad del inversor
Cuando se aplica un nivel HIGH (alto) a
la entrada del inversor, aparecera un
nivel LOW (bajo) en la salida.
Cuando se aplica un nivel LOW (bajo)
en su entrada, aparecera un nivel HIGH
(alto) en su salida. La operación se
resume en la tabla 3-1, que muestra la
salida para cada posible entrada en
terminos de niveles y los respondientes
bits. Una tabla como esta se denomina
tabla de verdad.
ENTRADA SALIDA
LOW (0) HIGH (1)
HIGH (1) LOW (0)
OPERACIÓN DE L INVERSOR
La figura 3-2 muestra la salida de un
inversor para una entrada pulsante,
donde t1 y t2 indican los
correspondientes puntos de entrada y
salida de la onda pulsante.
Reglas:
Cuando la entrada es LOW, la salida es
HIGH; cuando la entrada es HIGH la
salida es LOW, produciendose por lo
tanto la inversion del pulso de salida.
Expresion logica para un inversor
En Algebra Booleana, que es la
matematica de los circuitos logicos, una
bariable se designa por una letra. El
complemento de una variablese designa
con una barra sobre la letra. Una
variable puede tomar un valo de 1 o 0.
Si el valor de la variable es 1, su
compleneto es 0 y viceversa.
PROYECTO DE LA UNIDAD I 3
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
TEXTO EN INGLES TRADUCCIÓN PALABRAS
NUEVAS
La operación del inversor (circuito NOT) puede
expresarse de la siguiente manera: si la
variable de entrada se denomina A y la
variable de salida se denomina X, entonces:
X = Á
Esta expresion establece que la salida es
complemento de la entrada, entonces si A=0,
X=1 y si A=1, entonces X=0. La figura 3-6
muestra esto.la variable complenetada Á se
lee com “a barra” o bien como “A negatica”.
Figura 1.6
El inversor
complementa una variable
de entrada.
3.2. LA COMPUERTA AND.
TEXTO EN INGLES TRADUCCIÓN PALABRAS
NUEVAS
La puesta AND es una puerta basica que se puede
combinar para forormar cualquier funcion logica. Una
puerta AND puede tener dos o mas entradas y
realizar lo que se conoce como la multiplicacion
logica.
Despues de completar esta seccion, usted debera
ser capas de:
Identificar una puerta AND por su
caracteristico simbolo de la forma o por su
simbolo de esquema rectangular.
Describir la operación de una puerta AND.
Generar una tabla de verdad para una puerta
AND con cualquier numero de entradas.
Producir un diagrama de tiempos para una
puerta AND con cualquier forma de onda de
entrada especificado.
Escribir la expresion logica para una puerta
AND con cualquier número de entradas.
Discutir ejemplos de aplicaciones de la
puerta AND.
La pueta, termino que se utiliza para describir un
circuito que realiza una operación logica basica, la
puerta AND se compone de dos o mas entradas y
una sola salida, como se indica por los simbolos
logicos estandar que se muestra en la figura 3-8.
Entradas estan a la izquierda, y la salida es el
PROYECTO DE LA UNIDAD I 4
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
derecho de cada simbolo. Se muestran puertas AND
con dos entradas; sin embargo, una puerta puede
tener cualquier número de entradas mayor que uno.
Aun que se muestran ejemplos con ambos simbolos
con forma distintiva y simbolos de esquema
rectangular, el simbolo de forma distintiva, que se
muestra en la parte (a), se utiliza sobre todo en este
libro.
NOTA ORDENADOR
Las puertas logicas son componentes basicos de las
computadoras. La mayor parte de las funciones de
una computadora, con la excepcion de ciertos tipos
de memorias, se implementas compuertas logicas
utilizada en una escala muy grande. Por ejemplo: un
microprocesador, que es la parte principal de un
ordenador, se compone de cientos de miles de
puertas logicas.
Simbologia americana(multisim) y europea
(LOGO)
TEXTO EN INGLES TRADUCCIÓN PALABRAS
NUEVAS
Funcionamiento de una puerta AND
Una puerta AND porduce una salida ALTA solo
cuando todas las entradas son altas, cuando
cualquiera de las entradas son BAJAS, la salida es
baja. Por lotanto el propocito basico de una puerta
AND es para determinar cuando ciertas condiciones
son simultaneamente verdaderas, según indicado
por los altos niveles en todas sus entradas, y para
producir un alto en su salida para indicar que todas
condiciones e cumplen. Las entradas de laspuertas
AND de 2 entradsas en la figura 8-3 estan
etiquetados como A y B, y la salida se marca X. la
operación de la puerta AND se puede enunciarse
como sigue:
Por una puerta AND de 2 entradas, la salida X es
ALTO si las entradas A y B son ALTOS; X es
BAJO osea A o B es BAJA, o si A y B son
BAJOS.
Figura 3-9 ilustran una puerta AND de 2 entradas
con las cuatro posibilidades de convinaciones de
entrada y la salida resultante para cada uno.
PROYECTO DE LA UNIDAD I 5
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
Tabla de verdad de lapuerta AND
La operación logica de una puerta AND pued
expresarse con una tabla de verdad que muestra
todas las combinaciones de entrada con la salidas
correspondientes, como se ilustra en la tabla 3-2
para 2 entradas de la puerta AND. La tabla de
verdades se puede ampliar a cualquier numero de
entradas. Aunque la alta de sistemas y la baja
tienden a dar un sentido “fisico” a los estados de
entrada y salida, la tabla de verdad se muestra con
1 y con 0; un alto es equibalente a un 1 y un minimo
equibalente a un 0en logica positiva. Para cualquier
puerta AND, independiente del numero de entradas,
la salida es alta solocuando todas las entradas son
altas.
Tabla de verdad para compuerta AND de 2 entradas
entradas salida Simulación de compuerta AND
A B X
0 0 0
0 1 0
1 0 0
1 1 1
El numero total de posibles combinaciones de
entradas binarias a una puerta se determina por la
siguente formula:
N=2n
Donde N es el numero de combinaciones posibles y
n es el numero de variables de entrada. Para
ilustrar,
Para dos variables de entradas es:
N=22=4 combinaciones.
Para tres variables de entradas es:
𝑁=23=8 combinaciones.
Para cuatro variables de entradas es:
𝑁=24 =16 combinaciones.
PROYECTO DE LA UNIDAD I 6
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
TEXTO EN INGLES TRADUCCIÓN PALABRAS
NUEVAS
EJEMPLO 3-2
(a) Desarrollar la tabla de verdad de una
puerta AND de 3 entradas.
(b) Determinar el numero total de posibles
combinaciones de entrada de puertas
AND de 4 entradas.
(a) Hay 8 posibles combinaciones de
entrada 23=8 de una puerta AND de 3
entradas. El lado de entrada de la tabla
de verdad muestra todas las 8
combinaciones de 3 bits. El lado de salida
es 0 excepto cuando todos los 3 bits de
entrada son 1.
(b) N=24=16 . Hay 16 posibles
combinaciones de bits de entrada para la
puerta AND de 4 entradas.
Desarrollar la tabla de verdad de una puerta AND
de 4 entradas.
Expresiones logicas para una puerta AND.
La funcion logica AND de dos variables es
representada matematicamente ya sea colocando
un punto entre las dos variables, como A*B, o
simplemente escribiendo las letras adyacentes sin
el punto, como AB. Normalmente vamos a usar
esta última notacion, ya que es mas facil de
escribir.
Multiplicacion booleana sigue las mismas reglas
basicas que regulan la multiplicacion binaria, que
se discutio en el capitulo 2.
Multiplicacion booleana es la misma que la
funcion AND.
PROYECTO DE LA UNIDAD I 7
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
Figura 3-14(a) muestra la puerta con las variables
de entrada y salidas indicadas.
TEXTO EN INGLES TRADUCCIÓN PALABRAS
NUEVAS
Para extender las expresiones AND de más de
dos variables de entrada, basta con utilizar la
nueva carta para cada variable de entrada. La
funcion de puerta AND de tres entradas, por
ejemplo, se puede expresar como X=ABC, donde
A, B y C son las variables de entrada. La
expresion para una puerta de 4 entradaspuede
ser X= ABCD, y asi sucesivamente. Piezas (b) y
(c) de la figura 3-14 muestran puertas AND con
tres y cuatro variables de entrada,
respectivamente.
Usted puede evaluar una operación de puerta
AND mediante el uso de las expresiones
booleanas para la salida. Por ejemplo, todas las
variables de los insumos puede ser 1 o un 0, por
lo que para la puerta AND de dos entradas,
hacen substituciones en las ecuaciones de
salida, X=AB, como se muestra en la tabla 3-4.
Estas evaluaciones muestran que el X saliad de
una puerta AND es un 1(ALTO) solamente
cuando ambas entradas son 1(ALTO). Un
analisis similar puede hacerse para cualquier
número de variables de entrada.
PROYECTO DE LA UNIDAD I 8
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
3.3.
La puerta OR es otra de las puertas
básicas de las que se construyen
todas las funciones lógicas. Una
puerta OR puede tener dos o más
entradas y realiza lo que se conoce
además como lógica.
Al completar esta sección, usted
debería ser capaz de
Identificar una puerta OR por su
característico símbolo forma o por
su símbolo contorno rectangular ...
describir el funcionamiento de una
puerta OR .... Generar la tabla de
verdad de una puerta OR con
cualquier número de entradas ...
producir un diagrama de
temporización para una puerta O
con cualquier forma de onda de
entrada especificados .... Escribe la
expresión lógica de una puerta O
con cualquier número de
entradas ... discutir ejemplos de o
aplicaciones de puerta.
Una puerta OR tiene dos o más
entradas y una salida, como lo
indican los símbolos lógicos
estándar en la figura 3-17, donde
OR se ilustran puertas con dos
entradas. En la puerta OR puede
tener cualquier número de entradas
de más de uno. Aunque tanto la
forma distintiva y símbolos de
esquema rectangular se muestran,
la forma o puerta símbolo distintivo
se utiliza en este libro de texto.
Símbolos lógicos estándar para la puerta OR muestra dos
entradas (ANSI / IEE ETS. 91-1.984)
Contorno rectangular con la OR (> 1) símbolo de clasificación
TEXTO EN INGLES TRADUCCIÓN PALABRAS NUEVAS
El funcionamiento de una puerta OR
Una puerta OR produce un alto en
la salida cuando cualquiera de las
entradas es alta. La salida es baja
sólo cuando todas las entradas son
bajos, por lo tanto, una puerta OR
determina cuando uno o más de sus
entradas de las entradas son altas y
produce un alto en su salida para
PROYECTO DE LA UNIDAD I 9
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
indicar esta condición. Las entradas
de los 2-entradas o puerta en la
figura 3-17 están etiquetados como
A y B, y la salida se marca x. la
operación de la puerta se puede
afirmar como sigue:
Para un 2-input O puerta, la salida X
es alta si cualquiera de las entradas
A o la entrada B es alta, o si ambos
A y B son altas; X es bajo si ambos
A y B son bajos.
El alto nivel es el nivel de salida
activa o asistida por la puerta O,
figura 3-18 ilustra el funcionamiento
de un 2-input O puerta para las
cuatro posibles combinaciones de
entrada.
Tabla de verdad compuerta OR
Tabla de verdad compuerta OR SIMULACION
La operación de un 2-entradas o
puerta se describe en la Tabla 3-5.
Esta tabla de verdad se puede ampliar
para cualquier número de entradas;
pero sin importar el número de
entradas, la salida es alta cuando una
o más de las entradas son altas.
Tabla de verdad para un 2-input O
puerta.
ENTRADA SALIDA
A B X
0 0 0
0 1 1
1 0 1
1 1 1
Expresiones lógicas para una
puerta OR
La función de funcionamiento lógico
puerta OR de dos variables es
representada matemáticamente por un
+ entre las dos variables, por ejemplo
a + b. 0+0=0
Además, en el álgebra de Boole 0+1=1
involucra variables cuyos valores son o
1+0=1
PROYECTO DE LA UNIDAD I 10
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
binario 1 o 0 binario Las reglas básicas 1+1=1 N
para la adición de Boole son las
siguientes:
Además booleano es el mismo que el
funtion OR
TEXTO EN INGLES TRADUCCIÓN PALABRAS NUEVAS
Observe que la adición booleana
difiere de binario en el caso se añaden
dos 1s. No hay carry además
booleana.
El funcionamiento de un 2-entrada de
la puerta O se puede expresada de la
siguiente manera; si la otra variable de
entrada es B, y si la variable de salida
es X, entonces la expresión booleana
es
X=A+B
Figura 3-23 (a) muestra la lógica de
compuerta símbolos con variables de
entrada y de salida etiquetados.
para extender el o expresión que más
bronceado dos variables de entrada,
una nueva carta se utiliza para cada
variable adicional. Por ejemplo, el
funtion de un 3-entrada de la puerta O
se puede expresar como X = A + B +
C. la expresión para un 4-O puerta de
entrada se puede escribir como X = A
+ B + C + D, y así sucesivamente. Las
partes (b) y de la figura 3-23
espectáculo o puertas con tres y
cuatro variables de entrada,
respectivamente.
O la función de puerta puede ser
evaluada mediante el uso de las
expresiones booleanas para la salida
X mediante la sustitución de todas las
posibles combinaciones de 1 y 0 para
los valores de las variables de entrada,
como se muestra en la tabla 3-6 para
un 2-input O puerta. Esta evaluación
muestra que el X salida de una puerta
OR es un 1 (alto) cuando cualquiera o
más de las entradas son (alto). Un
análisis similar se puede extender a
las puertas O con cualquier número de
variables de entrada.
PROYECTO DE LA UNIDAD I 11
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
3.4.
TEXTO EN INGLES TRADUCCIÓN PALABRAS NUEVAS
La puerta NAND es un elemento lógico
popular porque se puede utilizar como
una puerta universal; es decir
compuertas NAND se pueden utilizar
en combinación para realizar las
operaciones AND, OR, y del inversor.
La propiedad universal de la puerta
NAND se examinará a fondo en el
capítulo 5.
Al completar esta sección, usted
debería ser capaz de:
Identificar una puerta NAND por su
distintivo símbolo de la forma
rectangular o por su símbolo de
esquema ... describir la operación de
una puerta NAND con cualquier
número de entradas ... producir un
diagrama de temporización para una
puerta NAND con cualquier forma de
onda de entrada especificados ....
Escribe la expresión lógica de una
compuerta NAND con cualquier
número de entradas ... describir la
operación NAND en términos de sus
negativo o equivalente ... discutir
ejemplos de aplicaciones de compuerta
NAND.
El término NAND es una contracción de
NO-Y e implica una función AND con
una (invertida) de salida
complementada. El símbolo lógico
estándar para una puerta NAND de 2
entradas y su equivalencia con una
puerta AND seguido por un invertida se
muestra en la figura 3-25 (a), donde el
símbolo = significa equivalente a. Un
símbolo de contorno rectangular se
muestra en la parte (b).
El funcionamiento de una puerta NAND.
Una puerta NAND produce una salida de
PROYECTO DE LA UNIDAD I 12
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
baja sólo cuando todas las entradas son
altas. cuando cualquiera de las entradas es
baja, la salida será alta. para el caso
específico de una puerta NAND de 2
entradas, como se muestra en la figura 3-25
etiquetados con las entradas A y B y la
salida marcada X, la operación se puede
establecer como sigue:
Para una puerta NAND de 2 entradas, la
salida X es entradas de baja A y B son altas;
X es alta ya sea A o B es baja, o si ambos A
y B son bajos.
Nota: esta operación que es opuesta a la de
la Y en términos del nivel de salida. En una
puerta NAND, el nivel bajo (0) es el nivel de
salida activa o afirmado, como se indica por
la burbuja en la salida, figura 3-26 ilustra el
funcionamiento de una compuerta NAND de
2 entradas para los cuatro combinaciones
de entrada, y la mesa 3-7 es la tabla de
verdad que resume la operación lógica de la
puerta NAND de 2 entradas
El funcionamiento de una puerta NAND
de 2 entradas. F03-26 Abrir el archivo
para verificar la operación NAND
TEXTO EN INGLES
entrada salida
A B
0 0 1
0 1 1
1 0 1
1 1 0
Operación negativo-o equivalente de
una compuerta NAND. Inherente en
una operación de puerta NAND es el
hecho de que una o más entradas
bajas producen una salida alta. Tabla
3-7 muestra que la producción de X es
alto (1) cuando cualquiera de las
entradas, A y B, son bajos (0). De esta
insumos para producir una salida de
alta. Este aspecto de la operación de la
puerta NAND se conoce como
negativo-OR. El término negativo en
este contexto significa que las entradas
se definen como en el activo o cuando
afirmaron baja.
Para una puerta NAND de 2 entradas
PROYECTO DE LA UNIDAD I 13
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
de realizar una salida negativa
operación O X es alta si cualquiera de
las entradas A o B de entrada es baja,
o ambos A y B son bajos.
Los símbolos estándar que representan
la operación de dos equivalentes de
una compuerta NAND.
Expresiones lógicas para una puerta
NAND.
La expresión booleana para la salida
de una compuerta NAND de 2 entradas
es X = (AB) ̅
Este expresión dice que las dos
variables de entrada A y B, se asocian
con un AND primero y luego
complementan, tal como se indica por
la barra sobre el y de expresión. Esta
es una descripción en forma de
ecuación de la operación de una puerta
NAND de dos entradas. La evaluación
de esta expresión para todos los
posibles valores de las dos variables de
entrada, se obtiene los resultados que
se muestran en la tabla 3-8.
Una vez que una expresión se
determina para una función lógica
dada, que la función puede ser
evaluado para todos los posibles
valores de las variables. La evaluación
te dice exactamente lo que la salida del
circuito lógico es que cada una de las
condiciones de entrada, y por lo tanto
le da una descripción completa de la
operación lógica circuitos. La expresión
NAND se puede extender a más de dos
variables de entrada mediante la
inclusión de cartas adicionales para
representar las otras variables.
3.5.
TEXTO EN INGLES TRADUCCIÓN PALABRAS NUEVAS
La puerta NOR, como la puerta NAND, es un
elemento lógico útil porque se puede utilizar
también como una puerta universal; es decir, las
puertas NOR se puede utilizar en combinación
para realizar el AND, OR, y las operaciones del
inversor. La propiedad universal de la puerta NOR
se examinará a fondo en el capítulo 5.
Al completar esta sección, usted debería ser capaz
de hacerlo.
Identificar una puerta NOR por su forma distintiva
o por su contorno rectangular símbolo ... describir
el funcionamiento de una puerta NOR ...
desarrollar la tabla de verdad para una puerta NO-
O con cualquier número de entradas ... producir un
PROYECTO DE LA UNIDAD I 14
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
diagrama de temporización para una puerta NOR
con cualquier forma de onda de entrada
especificados ... escribir la expresión lógica de una
compuerta NOR con cualquier número de entradas
... describir operación puerta NOR en términos de
su negativa-Y equivalente ... discutir ejemplos de
aplicaciones de compuerta NOR.
El término NI es una contracción de
NO-O e implica una función OR con un
(complemento) de salida invertida. El
símbolo lógico estándar para una
entrada de la puerta NOR 2 y su
equivalente puerta OR seguido por un
inversor se muestra en la figura 3-33
(a). Un símbolo de contorno rectangular
está en la parte (b).
(a) la forma distintiva 2-input NI puerta
y su NO / o equivalente.
(b) contorno rectangular, 2-input NI
puerta con indicador de polaridad.
Normas NOR símbolos lógicos puerta
(ANSI / IEEE Std 91-1984)
El funcionamiento de una Compuerta
NOR
Una puerta NOR produce una salida
baja cuando cualquiera de sus
entradas es alta. sólo cuando todas sus
entradas son bajos es el alto
rendimiento. para el caso específico de
una entrada de la puerta NOR 2, como
se muestra en la figura 3-33 con las
entradas etiquetados A y la salida
marcada X, la operación se puede
expresan como sigue:
Para una entrada de 2-puerta NOR, la
salida X es baja si cualquiera de la
entrada A o la entrada B es alta, ori f
tanto A como B son altas; X es alto si
tanto A como B son bajos.
El funcionamiento de una entrada 2 puerta NOR. F03-34 Abrir el
archivo para verificar operación NOR gate.
PROYECTO DE LA UNIDAD I 15
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
TEXTO EN INGLES TRADUCCIÓN PALABRAS NUEVAS
Operación negativo-y
equivalente de la Compuerta
NOR Una puerta NOR. como el
NANO, tiene otro aspecto de su
operación que es inherente a la
forma en que funciona lógicas.
Tabla 3-9 muestra que un alto
se produce en la salida de la
puerta sólo si todas las entradas
son bajas Desde este punto de
vista, una puerta NOR se puede
utilizar para una operación AND
que requiere que todos los
insumos de bajo para producir
una salida ALTA. Este aspecto
de NI operación se denomina
negativo.
Y. El término negativo en este
contexto significa que las
entradas están definidas para
estar en el estado activo o
afirmado cuando baja para una
entrada 2 NI realizar una •
operación AND negativa puerta,
salida X es alto si ambas
entradas A y R son bajos
Cuando la NI puerta se utiliza
para detectar todos los puntos
bajos en sus insumos en lugar
de uno o más MAXIMAS. se
realiza la operación AND
negativo-y está representado
por el símbolo estándar en la
Figura 3-371 es importante
recordar que los dos símbolos
en la figura 3-37 representan la
misma puerta física y sólo
sirven para distinguir entre los
dos modos de su operación .
Los tres ejemplos siguientes
ilustran esto.
Expresiones lógicas para un
PROYECTO DE LA UNIDAD I 16
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
Compuerta NOR La expresión
booleana para la salida de un 2 •
Entrada de puerta NOR pueden
escribirse como X =, A + B
Esta ecuación dice que las dos
variables de entrada son de primer
orden y luego complementado,
según lo indicado por la barra
sobre la expresión OR. La
evaluación de esta expresión, se
obtiene los resultados que se
muestran en la Tabla 3-10. El NI
expresión se extendió a más de
dos variables de entrada al incluir
letras adicionales para representar
el resto de variables.X
3.6.
TEXTO EN INGLES TRADUCCIÓN PALABRAS NUEVAS
Exclusive-OR y NOR exclusivo
puertas están formados por una
combinación de otras chicas ya
se ha discutido, como se verá en
el Capítulo S. Sin embargo,
debido a su importancia
fundamental en muchas
aplicaciones, estas puertas de
PROYECTO DE LA UNIDAD I 17
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
arco a menudo tratados como
elementos básicos de la lógica
con sus propios símbolos únicos.
Al completar esta sección, usted
debería ser capaz de identificar el
o-exclusivo y exclusivos-NOR por
sus símbolos distintivos de forma
o por sus símbolos de esquema
rectangulares II Describir las
operaciones de OR exclusiva y
exclusivas puertas NOR • Mostrar
las tablas de verdad para OR
exclusiva y exclusivas puertas
NOR u Producir un cronograma
para una puerta OR exclusiva o
NOR exclusivo con ninguna
forma de onda de entrada
especificados • Discuta ejemplos
de NOR exclusivo aplicaciones
compuerta OR exclusiva y La
salida de una puerta O exclusiva •
es ALTA sólo cuando las dos
entradas se encuentran en
niveles lógicos opuestos. Esta
operación se puede enunciarse
como sigue con referencia a las
entradas A y B y la salida X: Para
un exclusivo • puerta O, salida X
es alto si la entrada A es baja y
pies entrada es alta, o si la
entrada A es alta y la entrada B
es baja ; X es BAJO Si A y II son
altos o ambos BAJA,
Los cuatro posibles
combinaciones de entrada y las
salidas resultantes de una puerta
XOR se ilustran en la Figura 3-42,
El nivel ALTO es el nivel de salida
activa o afirmado y se produce
sólo cuando las entradas se
encuentran en niveles opuestos.
La operación de una puerta XOR
es SUM-. marizal en la tabla de
verdad se muestra en la Tabla 3-
11.
PROYECTO DE LA UNIDAD I 18
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
Los símbolos exclusivos-NI
puerta estándar para un
exclusivo • NI (XNOR) La puerta
se muestran en la Figura 3-44.
Al igual que la puerta XOR y
XNOR sólo tiene dos entradas.
PROYECTO DE LA UNIDAD I 19
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
La burbuja en la salida del
símbolo XNOR indica que su
salida es opuesta a la de la
puerta XOR. Cuando los dos
niveles lógicos de entrada son
opuestas, la salida de la puerta
NOR-exclusiva es baja. La
operación puede él programado
de la siguiente manera (A y B
son entradas, X es de salida):
Para una exclusiva-NI puerta,
salida X es BAJO si la entrada
es baja y la entrada B es alta, o
IN es alta y B es baja; X es
ALTO si A y B son ambas altas
o ambos BAJO.
Los cuatro posibles
combinaciones de entrada y las
salidas resultantes para una
puerta XNOR se muestran en la
figura 3-45. La operación de una
puerta XNOR se resume en la
Tabla 3-12. Observe que la
salida es alta cuando el mismo
nivel se encuentra en ambas
entradas.
3.7. PROBLEMAS EN LAS COMPUERTAS. EQUIPO 2.
PROYECTO DE LA UNIDAD I 20
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
Resolución de problemas es el
proceso de reconocer, aislar, y que
viene de algún problema o fallo en
un circuito o sistema. Para ser un
solucionador de problemas de
efectivo, usted debe entender
cómo se supone que el traje o el
sistema para trabajar y ser capaces
de reconocer el desempeño
incorrecto, por ejemplo, para
determinar si es o no una
determinada puerta lógica es
defectuosa, debe saber lo que la
salida debe ser de entradas dadas.
Sugerencia: Revise la Sección 7.1
antes de flan esta sección.
Al completar esta sección, usted
debería ser capaz de: 1 Prueba de
insumos internos abiertos y salidas
en puertas IC utilizando el pulsador
lógico y la sonda 1 Reconocer los
efectos de una entrada o salida IC
empujó una prueba de fallas
externas en un tablero de PC
puedo solucionar problemas de un
sencillo contador de frecuencia
usando un osciloscopio además del
pulsador lógico y la sonda
Las fallas internas de circuitos
integrados de lógica Gates abiertos
y cortocircuitos la mañana, los
tipos más comunes de fallos de
puertas internas. Estos pueden
ocurrir en las entradas o en la
salida de una puerta en el interior
del paquete de CI. Antes de
efectuar cualquier trou-
PROBLEMAS, comprobar el
correcto voltaje de alimentación y
tierra. Efectos de una entrada
Internamente Abre Una interna
abierta es el resultado de un
componente abierta en el chip o un
descanso en el pequeño hilo de
conexión del chip IC al pin paquete.
Una entrada abierta impide que
PROYECTO DE LA UNIDAD I 21
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
una señal de generador de
impulsos en esa entrada de llegar a
la salida de la puerta, como se
ilustra en la figura 3-59 (a) para el
caso de una puerta NAND 2 •
entrada. Una entrada TTL abierta
actúa eficazmente como un nivel
alto, por lo impulsos aplicados a la
entrada de buena conseguir a
través de la salida de la puerta
NAND como se muestra en la figura
3-59 (b).
Condiciones para dejar Puertas Al
probar una puerta NAND o una
puerta AND, siempre asegúrese de
que las entradas que no están
siendo pulsadas de ALTA para
activar la puerta. Tras un análisis
de una puerta NOR o una puerta
OR, asegúrese siempre de que las
entradas que no están siendo
pulsadas son bajos. Tras un análisis
de una puerta XOR o XNOR, el nivel
de la entrada nonpulsed no
importa porque los pulsos en la
otra entrada forzarán las entradas
para alternar entre el mismo nivel
y los niveles opuestos. Solución de
problemas de una entrada abierta
Solución de problemas de este tipo
de falla es fácilmente-plished acom
con un pulsador lógico y la sonda,
como se demuestra en la Figura 3-
60 para el caso de un paquete de 2
• puerta NAND de entrada.
IV. CORRELACIÓN CON LOS TEMAS Y SUBTEMAS DEL PROGRAMA DE ESTUDIOS
VIGENTE
4.1.
PROYECTO DE LA UNIDAD I 22
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
2.0 FAMILIA DE COMPUEERTAS LÓGICAS
V. MATERIAL Y EQUIPO NECESARIOS:
5.1.
5.2.
5.3.
Tabulación 1.1.1. Relación de material y equipo para
CANT. NOMBRE DESCRIPCIÓN SIMBOLOGÍA SIMBOLOGÍA
AMERICANA EUROPEA (DIN)
(NEMA)
VI. METODOLOGÍA PARA LA REALIZACIÓN DE LA PRÁCTICA.
6.1. Leer atentamente el contenido del capítulo 3 del libro DIGITALS
FUNDAMENTALS, de Floyd.
6.2. Traducir haciendo práctica de lectura y compresión
VII. SUGERENCIAS DIDACTICAS
PROYECTO DE LA UNIDAD I 23
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
7.1. Trabajar en equipo.
7.2. Terminar el proyecto y subirlo a la plataforma
VIII. REPORTE DEL ALUMNO (CONTESTAR EN EQUIPO)
8.2. Resolver los ejercicios
TEXTO EN INGLES TRADUCCIÓN PALABRAS NUEVAS
La puerta AND
3. Determine la salida, X, para la
puerta de entrada 2 AND con la
entrada de ondas que se muestran en
la figura 3-75. Mostrar la relación
adecuada de las salidas a las entradas
con un diagrama de tiempo
FIGURA 3-75
4. Repite EL problema 3 para las
ondas en la figura 3-76.
FIGURA 3-76
5. La entrada de ondas aplicada a la
puerta de entrada 3 AND, como se
indica en la figura 3-77. Muestra la
onda de salida en relación con las
entradas con un diagrama de tiempo.
6. La entrada de ondas aplicada a la
puerta de entrada 4 AND está indicada
en la figura 3-78. Mostrar la forma de
onda en propia relación con las
entradas en un diagrama de tiempo.
PROYECTO DE LA UNIDAD I 24
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
8.3. Resolver los ejercicios.
TEXTO EN INGLES TRADUCCIÓN PALABRAS NUEVAS
La puerta OR
7. Determine la salida para la puerta de
salida OR 2 cuando la onda de la
entrada están como en la figura 3-76 y
dibuja el diagrama de tiempo.
8. repite el problema 5 para la puerta
de entrada 3.
9. repite el problema 6 para la puerta
de entrada 4.
10. para la onda de entrada cinco en la
figura 3-79, determine la salida para la
puerta de entrada AND 5 y la salida
para la puerta de entrada 5. Dibuja el
diagrama de tiempo.
8.4. Resolver los ejercicios.
TEXTO EN INGLES TRADUCCIÓN PALABRAS NUEVAS
PROYECTO DE LA UNIDAD I 25
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
La puerta NAND
11. Para el conjunto de ondas en la
figura 3-80, determine la salida para
la puerta mostrada en el dibujo del
diagrama de tiempo.
12. Determine la puerta de salida
para la entrada de onda en la figura
3-81 y dibuja el diagrama de tiempo.
13. Determine la onda de salida en la
figura 3-82.
14. Como has aprendido, los dos
símbolos lógicos mostrados en la
figura 3-83 representa un equivalente
de operaciones. La diferencia entre
los dos es estrictamente de una
función de un punto de vista. Para el
símbolo NAND, busca para dos
ALTOs en las entradas para dar un
punto de salida BAJO. Para negativo-
OR, busca al menos un BAJO en las
entradas para dar un ALTO en la
salida. Usando estos dos funcionales
puntos de vista, mostrar que cada
puerta producirá la misma salida
para dar entradas.
PROYECTO DE LA UNIDAD I 26
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
8.5. 8.5
La puerta NOR
15. Repite el problema 11 para la puerta 2 NOR.
16. Determine la onda de salida en la figura 3-84 y dibuja
el diagrama de tiempo.
17. Repite el problema 13 para la puerta de entrada 4.
18. El NAND y el OR negativo son símbolos que
representan operaciones equivalentes, para el AND
negativo, busca por dos BAJOs en las entradas para dar
una salida ALTO. Usando estos dos funcionales puntos de
vista, se muestra que ambas puertas en la figura 3-85
producirán la misma salida para las entradas dadas.
8.6. Resolver los ejercicios
PROYECTO DE LA UNIDAD I 27
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
Las puertas OR-EXCLUSIVO y NOR-EXCLUSIVO
19. ¿Cómo la puerta OR-exclusivo difieren de la puerta OR en esta lógica operación?
20. Repite el problema 11 para una puerta OR-exclusiva.
21. Repite el problema 11 para una puerta NOR-exclusiva.
22. Determine la salida de una puerta OR-exclusiva para las entradas mostradas en la figura 3-76 y dibuja el
diagrama de tiempo.
8.7. Resolver los ejercicios
Resolver los ejercicios
Sección 3-8
PROYECTO DE LA UNIDAD I 28
PROYECTO 2.1. FAMILIA DE COMPUERTAS LOGICAS
Solución de problemas.
29. examine las condiciones indicadas en la figura 3-87 e identifique la puerta defectuosa.
30. Determine la puerta defectuosa en la figura 3-88 analizando el diagrama de tiempo.
PROYECTO DE LA UNIDAD I 29