0% encontró este documento útil (0 votos)
242 vistas3 páginas

Front-Side Bus PDF

El front-side bus (FSB) es el bus principal que usaban los antiguos procesadores de Intel para comunicarse con el chipset. El FSB transmite datos, direcciones y señales de reloj. En procesadores modernos se usan buses como Intel QuickPath Interconnect y AMD HyperTransport. La velocidad del procesador depende de la frecuencia del FSB y un factor multiplicador.

Cargado por

Carlos Garcia
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
242 vistas3 páginas

Front-Side Bus PDF

El front-side bus (FSB) es el bus principal que usaban los antiguos procesadores de Intel para comunicarse con el chipset. El FSB transmite datos, direcciones y señales de reloj. En procesadores modernos se usan buses como Intel QuickPath Interconnect y AMD HyperTransport. La velocidad del procesador depende de la frecuencia del FSB y un factor multiplicador.

Cargado por

Carlos Garcia
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd

Front-side bus 1

Front-side bus
El front-side bus, también conocido por su acrónimo FSB (del inglés literalmente "bus de la parte frontal"), es el
tipo de bus usado como bus principal en algunos de los antiguos microprocesadores de la marca Intel para
comunicarse con el circuito integrado auxiliar o chipset. Ese bus incluye señales de datos, direcciones y control, así
como señales de reloj que sincronizan su funcionamiento. En los nuevos procesadores de Intel, desde Nehalem, y
hace tiempo en los de AMD se usan otros tipos de buses como el Intel QuickPath Interconnect y el HyperTransport
respectivamente.

Velocidad de componentes relacionados


La frecuencia de trabajo del microprocesador se obtiene como resultado de multiplicar la frecuencia de reloj del FSB
(en megahercios, no en MT/s) por un factor multiplicador. Este factor multiplicador, así como la frecuencia pasada la
media noche de reloj del FSB pueden alterarse a través de la configuración de la placa base, generalmente a través de
la BIOS, permitiendo así el overclocking. El ancho de banda del FSB depende de su tamaño de palabra (si es de 16,
32 o 64 bits), su frecuencia de reloj medida en megahercios y el número de transferencias que realiza por ciclo de
reloj. Por ejemplo, un FSB de 32 bits de ancho (4 bytes), funcionando a 100 MHz y que realice 4 transferencias por
cada ciclo, ofrece un máximo teórico de 1600 megabytes por segundo. Dando así al bus una velocidad de 1.6Ghz p/s,
esto hace que el bus que va a el disco duro sea unas 32 veces más rápido e incluso 64.

Por otra parte si se usa la tecnología Quad Data Rate, si el bus funciona a 100 MHz de señal de reloj, en cada ciclo
de reloj hay cuatro transferencias de datos. Se dice entonces que el bus funciona a 400 MT/s, y su ancho de banda se
expresa mediante la siguiente sencilla fórmula:
4 bytes x 100 MHz x 4 = 1600 MB/s.

Back-side bus
Algunas computadoras tienen una memoria caché L2 o L3 externa a la propia CPU conectados mediante un back
side bus (literalmente bus trasero o bus de la parte de atrás). El acceso a la memoria caché, conectada a este bus, es
más rápido que el acceso a la memoria de acceso aleatorio por el FSB. En la actualidad, la caché L2, ha sido
directamente incluida en el chip del microprocesador, junto con la caché L1.

Historia y futuro
El FSB empezó a formar parte de la arquitectura de computadoras estándar desde que las aplicaciones requieren más
memoria de la que el procesador podría retener.
Los más modernos FSB se utilizan a modo de conexión exclusiva principal entre la unidad central de procesamiento
y el circuito integrado auxiliar. Éste (generalmente compuesto por el trabajo en conjunto del puente norte o
northbridge y el puente sur o southbridge) es el encargado de interconectar el resto de buses del sistema. Los buses
como PCI, PCI Express, y buses de memoria se comunican con el chipset para permitir el correcto flujo de datos
entre los diferentes dispositivos. Generalmente estos buses secundarios funcionan a una velocidad derivada de la
velocidad del FSB.
Pese a la solución que dio al problema, siempre se ha pensado en que el FSB debería ser una tecnología con
tendencia a desaparecer. Empresas como AMD siempre han criticado el FSB, ya que limita mucho las capacidades
reales de un sistema generando mucha latencia y un tiempo de respuesta mayor, creando un auténtico cuello de
botella para el resto de dispositivos. No fue hasta 2001 y la aparición de la tecnología HyperTransport cuando se
Front-side bus 2

pudo diseñar una tecnología capaz de reemplazar el uso del FSB. Actualmente empresas fabricantes de chipsets
como NVIDIA, Silicon Integrated Systems o VIA Technologies, ya han comenzado a eliminar el uso del FSB
sustituyéndolo con la versión 3.0 de HyperTransport.
Fuentes y contribuyentes del artículo 3

Fuentes y contribuyentes del artículo


Front-side bus  Fuente: http://es.wikipedia.org/w/index.php?oldid=67228126  Contribuyentes: Antur, Arklad, Avmaldonado, Baiji, Biasoli, Casanova-j, Chrihern, Darz Mol, Diegusjaimes, Elías,
Fcosegura, GermanX, Hitadoro, Kekkyojin, Khiari, Lftorres, Locos epraix, Lunethitha phillis, MaxBech1975, Museo8bits, Sergio Andres Segovia, SuperBraulio13, Tonchizerodos, TorQue Astur,
Tripy, Vbenedetti, 45 ediciones anónimas

Licencia
Creative Commons Attribution-Share Alike 3.0 Unported
//creativecommons.org/licenses/by-sa/3.0/

También podría gustarte