0% encontró este documento útil (0 votos)
485 vistas3 páginas

Dispositivo Lógico Programable GAL

Este documento describe los dispositivos lógicos programables GAL16V8 y GAL22V10. Explica que una macrocelda contiene compuertas OR, flip-flops y multiplexores para sumar productos lógicos. Detalla la disposición de pines de cada circuito integrado y que la "V" en el nombre se refiere a la configuración de salida variable y el número de salidas.
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
485 vistas3 páginas

Dispositivo Lógico Programable GAL

Este documento describe los dispositivos lógicos programables GAL16V8 y GAL22V10. Explica que una macrocelda contiene compuertas OR, flip-flops y multiplexores para sumar productos lógicos. Detalla la disposición de pines de cada circuito integrado y que la "V" en el nombre se refiere a la configuración de salida variable y el número de salidas.
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd

DEPARTAMENTO DE ELECTRICA Y ELECTRONICA

CARRERA DE INGENIERÍA ELECTRONICA E INSTRUMENTACION

DISEÑO VLSI

JEFFERSON STALYN NUÑEZ QUISHPE

ID: l00358542

Jsnunez3@[Link]

TEMA: Dispositivo Lógico Programable GAL

1) ¿Qué es una macrocelda?

Es un circuito en bloque que contiene compuertas OR para sumar los productos resultados
del arreglo de AND. Además, contiene flip-flops, un buffer tres estados, y varios
multiplexores para seleccionar las señales de control.

2) La disposición de pines de los circuitos integrados GAL16V8 y GAL22V10

a. GAL16V8

Circuito Integrado GAL16V8. Arreglo lógico programable y borrable con un tiempo


máximo de propagación de 3.5 ns, con tecnología CMOS de alto rendimiento con
puerta flotante para proporcionar la velocidad más alta con un rendimiento
disponible en el mercado PLD. Cuenta con tiempos de borrado de alta velocidad
(100ms) que permite reprogramar los dispositivos de forma rápida y eficaz. La
arquitectura genérica proporciona la máxima flexibilidad de diseño permitiendo
que la lógica de salida Macrocell (OLMC) sea configurada por el usuario.
Figura 1. Disposición de pines GAL16V8

b. GAL22V10

Es un dispositivo que tiene una serie de dispositivos lógicos programables implementadas


como circuitos integrados basados en CMOS Lógica de arreglos. Es un circuito integrado
re-configurable mediante una matriz de compuertas inter-conectadas. El circuito está
integrado por 10 macroceldas.

Figura 2. Disposición de pines GAL22V10

3) ¿Qué significa la Letra V en los circuitos integrados anteriores?

GALnVm

GAL: matriz lógica genérica


n entradas
V: configuración de salida variable.
m salidas
Las diferentes GAL se diferencian en tamaño de la matriz, tipo de OLMC, velocidad y
disipación de potencia.
Referencias

 [1] PEREZ LOPEZ, Carlos Andres; RODRIGUEZ CARDENAS, David Uriel.


Development Of A Cmos 28 Nm Digital Standard Cell Library. 2015. Tesis Doctoral.
Universidad Industrial de Santander, Escuela de Ingeniería Eléctrica, Electrónica y
Telecomunicaciones. GATES, Static Complementary. Gate Design. 2004.
 [2] Datasheet extraído del enlace [Link]
Searchword=Gal16v8&gclid=Cj0KCQjw9IX4BRCcARIsAOD2OB0Q8SodUjYoBBauYW
JChrEg28RLBUglGjgNRPTyHy8zTcyE23pg32kaAiAwEALw_wcB

También podría gustarte