MULTIPLICADOR JERÁRQUICO DE 3 BITS
DESCRIPCIÓN GENERAL
El multiplicador jerárquico de 3 bits realiza la operación de multiplicación binaria entre los dos
operadores que ingresan por los puertos X y Y y muestra el resultado en el puerto Z.
La arquitectura del sistema es jerárquica y se implementa usando un arreglo de
multiplicadores de 1 bit.
DIAGRAMA DE CAJA NEGRA
Ilustración 1: Diagrama de caja negra del multiplicador comportamental de 3 bits
DESCRIPCIÓN DE PUERTOS
• X: Es el puerto de entrada de datos de 3 bits para el multiplicando.
• Y: Es el puerto de entrada de datos de 3 bits para el multiplicador.
• Z: Es el puerto de salida de datos de 6 bits que contiene el resultado de ejecutar la
operación: Z=A*B
1
ARREGLO DE PINES
X0 Z0
Z(0)
X1 Z1
X2 Z2
Y0 MUL3B Z3
Y1 Z4
Y2 Z5
Ilustración 2: Diagrama de caja negra del multiplicador comportamental de 3 bits
2
DIAGRAMA DE BLOQUES
Ilustración 3: Diagrama de bloques del multiplicador comportamental de 3 bits.
3
CARACTERÍSTICAS DEL CIRCUITO
Nota 2: Las siguientes características aplican para un voltaje de alimentación de 3.3V y una temperatura
de operación de 35°C.
Parámetro Valor
Ruta crítica NA
Transistores usados 408
Área 1.02641x10^9
Costo $ 20.13
4
SIMULACIÓN LÓGICA
Ilustración 4: Simulación lógica del multiplicador comportamental de 3 bits.
5
DIAGRAMA ESQUEMÁTICO
Ilustración 5: Diagrama esquemático del multiplicador comportamental de 3 bits.
6
PLANO DE FABRICACIÓN
Ilustración 6: Plano de fabricación del multiplicador comportamental de 3 bits.