ADC Integrador
Principio de funcionamiento
Un contador divisor entre cuatro integrado controla la
lógica a una frecuencia de 12KHz. El usuario define esta
frecuencia a través de la temporización externa de la
resistencia RT y CT.
La unidad de control lógico activa una red de circuitos
lógicos e interruptores analógicos mediante los cuales se
convierte el voltaje analógico de entrada Vent, en una
salida digital.
Dicha conversión se realiza en tres etapas, y requiere
aproximadamente de un tercio de segundo.
Estas fases operativas se conocen con los nombres de
fase de integración de señal T1, fase de referencia de
señal T2, fase de puesta en cero TZ.
Fase de integración de señal T1
La unidad de lógica de control conecta Vent con un
integrador y así se inicia la fase T1.
La salida Vo del integrador o generador produce una
rampa ascendente o descendente dependiendo de la
polaridad de Vent, y a una velocidad que la definen Vent,
Rent y Cent.
Si Vent es negativo, Vo se comporta como rampa
ascendente (como se observa en la figura).
La unidad de lógica define el tiempo T1 en 1000 pulsos
de reloj. Dado que el reloj de 12 KHz tiene un periodo de
83.3 us por pulso, T1 tiene una duración de 83.3 ms.
Si Vent=-100 mV, Vo produce una rampa descendente
que va de 0 a 833mV. El vaor máximo permitido total de
Vent es de +-200mV.
Fase de integración de señal T1
Si Vent=-100 mV, Vo produce una rampa descendente
que va de 0 a 833mV. El valor máximo permitido total de
Vent es de +-200mV.
Cuando Vent=-200 mV, Vo aumenta y alcanza un máximo
de 1.666 mV. Es claro que Vo es directamente
proporcional a Vent. Al termino de 1000 pulsos, la
unidad lógica desconecta Vent y conecta Vref con el
integrado.
Fase de integración de referencia T2
Durante la etapa T1, la unidad lógica definió la polaridad
de Vent y cargó un capacitor de referencia Cref (no se
muestra) al valor del voltaje de referencia Vref = 100mV.
Al inicio de la etapa T2, la unidad lógica conecta Cref con
el integrador, por lo que Vref tiene polaridad opuesta la
de Vent.
Por lo tanto produce una respuesta del integrador tipo
rampa que regresa a cero.
Dado que Vref es constante, la salida del integrador Vo
disminuye en forma de rampa a velocidad constante.
Cuando Vo llega a cero, un comparador le indica a la
unidad lógica que termina etapa T2.
Por lo tanto, T2 es proporcional a Vo, y por ende, a Vent.
La relación es:
Dado que T1=83.33 ms, y Vref = 100mV.
Calcule el valor de T2 para los dos casos siguientes:
• A) Vent = +-100 mV.
• B) Vent = +-200 mV.
La conversión
La conversión propiamente dicha del voltaje analógico
Vent en el conteo digital se produe durante T2 como
sigue.
La unidad de control conecta el reloj a un contador
interno binario codificado en decimal, al iniciarse la fase
T2. El reloj se desconecta del contador al terminar T2 y el
valor alcanzado se convierte en la salida digital.
Salida que establecen T2 y la frecuencia del reloj:
𝑝𝑢𝑙𝑠𝑜𝑠
𝑠𝑎𝑙𝑖𝑑𝑎 𝑑𝑖𝑔𝑖𝑡𝑎𝑙 = ∗ 𝑇2
𝑠𝑒𝑔𝑢𝑛𝑑𝑜
Pero T2 se establece mediante Vent a partir de la
ecuación (1) y, por consiguiente,
𝑝𝑢𝑙𝑠𝑜𝑠 𝑉𝑒𝑛𝑡
𝑠𝑎𝑙𝑖𝑑𝑎 𝑑𝑖𝑔𝑖𝑡𝑎𝑙 = ∗ 𝑇1 ∗
𝑠𝑒𝑔𝑢𝑛𝑑𝑜 𝑉𝑟𝑒𝑓
Puesto que la frecuencia de reloj es de 12 KHz en el caso del
convertidor digital 7106/7107, T1 =83.33 ms y Vref=100 mV, la
ecuación de salida-entrada es:
Ejemplo 2
Vent es igual a +100mV en el convertidor ADC. Encuentre la salida
digital.
Con base a la ecuación:
Puesta a cero
El diagrama contiene una sección denominada “Puesta a
cero”. Durante la tercera y última etapa de la conversión,
TZ, la unidad lógica activa varios interruptores analógicos
y conecta un capacitor de puesta a cero CAZ (no se
muestra).
El capacitor de puesta a cero se conecta a través del
capacitor integrador, Cint y a través de cualquier
desviación del voltaje de entrada de los amplificadores
operacionales integradores y comparadores, CAZ se
carga a un voltaje aproximadamente igual al voltaje
promedio de error debido a Cint y los voltajes de desvío.
Durante las etapas siguientes, t1 y T2, el voltaje de error
almacenado en CAZ se conecta para eliminar los voltajes
de error que pudiera haber en Cref.
Es decir, el ADC automáticamente se pone en cero en
cada conversión realizada.
Conversión Digital a Analógica
En la figura se muestra un
diagrama a bloques de un DAC de
tipo resistivo.
El voltaje de referencia, Vref, se
conecta a una red de resistencias.
Mediante un código digital de
entrada, el cual pasa por un
circuito de control, se accionan
interruptores (uno por cada bit)
conectados a la red de
resistencias.
La salida obtenida en este circuito
es una corriente y representa la
salida analógica del código de
entrada digital.
Adc Integrador
• El ADC integrador se caracteriza por necesitar de 300 ms para llevar a
cabo una conversión.
• Es la opción más recomendable para medir voltajes de cd de variación
lenta.
• Le sigue en velocidad el ADC de aproximaciones sucesivas, cuyo
tiempo de conversión es del orden de unos cuantos microsegundos,
con el cual se digitalizan señales de audio.
• Los más rápidos, son los costosos convertidores paralelos (flash)
mediante el cual se digitalizan señales de audio.