0% encontró este documento útil (0 votos)
56 vistas1 página

Guia 07

El documento describe un proyecto para implementar la lectura y escritura serial de una memoria. Se propone diseñar un circuito para almacenar datos de entrada en una memoria y leerlos luego de manera FIFO o LIFO. El proyecto incluye diseñar e implementar el circuito, probar su funcionamiento y modificarlo para usar memorias comerciales FIFO o LIFO.

Cargado por

Alvaro Santos
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
56 vistas1 página

Guia 07

El documento describe un proyecto para implementar la lectura y escritura serial de una memoria. Se propone diseñar un circuito para almacenar datos de entrada en una memoria y leerlos luego de manera FIFO o LIFO. El proyecto incluye diseñar e implementar el circuito, probar su funcionamiento y modificarlo para usar memorias comerciales FIFO o LIFO.

Cargado por

Alvaro Santos
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd

UNIVERSIDAD MAYOR DE SAN ANDRES EXPERIENCIA # 7

Facultad de Ingeniería
INGENIERÍA ELECTRÓNICA ETN 821

ESCRITURA Y LECTURA SERIAL DE UNA MEMORIA


IMPLEMENTACION DEL PRIMER PARCIAL CON MODIFICACIONES
1. OBJETIVO
 Comprender los procesos de lectura y escritura de una memoria.
 Comprender las diferencias entre una memoria normal y una LIFO y FIFO, y sus aplicaciones.
2. PREINFORME
2.1. Escribir el programa AHPL del módulo ESCRITURA Y LECTURA SERIAL DE M, que contenga los
pasos necesarios para su implementación que cumpla con el siguiente esquema:

Se tiene una entrada serial x, que proporciona los datos a grabar en M (2x8).
Los datos que entran por x comienzan a llegar de manera continua, inmediatamente después del
pulso de entrada de inicio (de un periodo de clock de duración). Cada vez que llega 1 byte se
debe grabar en la memoria M, hasta que esté llena. En el mismo periodo de clock que ese este
grabando el ultimo byte la memoria M, se debe generar un pulso de salida fin (de un periodo de
clock de duración) y el control debe retornar al paso 1 a esperar un nuevo pulso de inicio, para
volver a grabar en la memoria o esperar un pulso en lectura y según la posición de la entrada
selección tipo de lectura se podrá leer el contenido de la memoria de forma LIFO o FIFO en la
salida z, una vez terminado el proceso de lectura se generan un pulso de salida fin (de un periodo
de clock de duración).
2.2. Dibujar el circuito del programa.
2.3. Dibujar el Layout del circuito.
3. TRABAJO DE LABORATORIO
3.1. Implementar el circuito diseñado en el preinforme del punto 2.1.
3.2. Comprobar su funcionamiento con un reloj de eliminador de rebotes, anotar las secuencias
ingresadas al circuito y sus posiciones de memoria.
3.3. Modificar el circuito para poder leer las direcciones de la memoria, comprobar que las secuencias
guardadas sean las mismas que el punto 3.2.
4. INFORME FINAL
4.1. Dibujar el diagrama de tiempos del circuito implementado en Laboratorio
4.2. Investigar las memorias del tipo FIFO o LIFO comerciales (preferentemente de alta capacidad),
indicar las diferencias en los procesos de lectura y escritura con las del circuito propuesto en 4.1
con la ayuda de un diagrama de tiempo (mostrando sus ciclos de lectura y escritura).
4.3. Realizar las modificaciones necesarias al circuito del preinforme para poder cambiar la memoria
por una LIFO – FIFO investigadas del punto anterior.
4.4. Conclusiones y recomendaciones.

También podría gustarte