UNIVERSIDAD DE GUAYAQUIL
FACULTAD DE CIENCIA MATEMATICAS Y FISICA
INGENIERÍA EN SISTEMAS COMPUTACIONALES
INTEGRANTES
THALIA LEÓN CALI
SAMUEL MOREIRA RODRIGUEZ
SANDRA ARROBA SALINAS
KELLY VILLACRES
MADY
TEMA:
Deber 2 Circuitos Combinacionales
CURSO
ISI-5-5
2Do Parcial
ASIGNATURA
Laboratorio de Electrónica digital
DOCENTE:
ING. ALVARADO JORGE
Asignatura: Laboratorio de Electrónica Digital
Docente: Lcdo. Jorge Alvarado
Tema: Deber Circuitos Combinacionales
1. ¿Cuál es la única combinación de entrada que producirá un nivel ALTO en la salida de una
compuerta AND de cinco entradas?
Las cinco entradas deben ser igual a 1
2. ¿Qué nivel lógico debe aplicarse a la segunda entrada de una compuerta AND de dos entradas
si se desea inhibir la señal lógica en la primera entrada para evitar que llegue a la salida?
Debe tener el nivel lógico 1
3. Verdadero o falso: la salida de una compuerta AND siempre será distinta de la salida de una
compuerta OR para las mismas condiciones de entrada.
FALSO.
4. Cual es La salida del INVERSOR de la figura si se conecta un segundo
INVERSOR. Determine el nivel de salida del segundo INVERSOR para
Cada nivel de entrada A. (Tabla de Verdad)
A Inversor 1 Inversor 2
0 1 0
1 0 1
5. Si la salida de la compuerta AND de la figura está conectada a la entrada de un INVERSOR.
Escriba la tabla de verdad que muestre la salida, y, del INVERSOR para cada combinación de
entradas A y B.
A B AND INVERSOR
0 0 0 1
0 1 0 1
1 0 0 1
1 1 1 0
6. En la figura cambie cada compuerta AND por una compuerta OR, y cambie la compuerta
OR por una compuerta AND. Después escriba la expresión para la salida x.
A
(A+B+C)
(A+B+C) + A.D
AD
AD
7. En la figura cambie cada compuerta AND por una compuerta OR y cada compuerta OR por una
compuerta AND. Después escriba la expresión para la salida x.
AB
AB+C
AB+C
AB+C +D
(AB+C +D)+E
8. Use la expresión de x para determinar la salida del circuito, para las condiciones en que A =O,
B = 1, C = 1 y D = O.
111
ABC ABC+(A+D)
1*1
A+D
1+1
La salida en X es 1.
9. Use la expresión de x para determinar la salida del circuito, para las condiciones en que A = B
= C = 1 y E = D = O.
0+0
1A
1B
0C 0*1
X=0
0D
0+0
1E
0*1
La salida en X es igual a 0.
10. Determine los niveles lógicos presentes en la salida de cada compuerta mediante el uso de
una tabla.
� � � 𝑈 = �� 𝑉 = ��� 𝑊 = �� 𝑋=𝑉+𝑊
0 0 0 1 0 0 0
0 0 1 1 0 0 0
0 1 0 1 1 0 1
0 1 1 1 1 1 1
1 0 0 0 0 0 0
1 0 1 0 0 0 0
1 1 0 0 0 0 0
1 1 1 0 0 1 1
11. Dibuje el diagrama del circuito que implemente la expresión x = ABC(A + D) mediante el uso
de compuertas con no más de tres entradas.
ABC(A+D)
12. Dibuje el diagrama del circuito para la expresión y = AC + BC + ABC.
AC + BC + ABC
13. Dibuje el diagrama del circuito para x = [D + (A + B)C)] · E.
[D + (A+B) C]. E
14. ¿Cuál es el único conjunto de condiciones de entrada que producirá una salida en ALTO en
una compuerta NOR de tres entradas?
15. Determine el nivel de salida en la figura cuando A = B = 1, C = D = O.
0 1+1
[C+D (BA)]
16. Cambie la compuerta NOR de la figura por una compuerta NAND y cambie la compuerta
NAND por una compuerta NOR. ¿Cuál es la nueva expresión para x?
C+D
[C+D] + (BA)
17. Simplifique la expresión:
y= ABD + ABD
= AB (D+D)
= AB
z= (A + B) (A + B)
Z= A+AB+BA+B
Z= A+A (B+B) +B
Z= A+AB+B
Z= A+B(A+1)
Z= A+B
x= ACD + ABCD
X= CD(A+AB)
X= CD (A+B)
XACD+BCD
y= AC + ABC
Y= AC (B+B)+ABC
Y= ABC+ABC+ABC
Y= AC (B+B)
Y= AC
y= ABCD + ABCD
Y = ABD (C+C)
Y = ABD
y= AD+ ABD Y=
D(A+AB)
Y=D(A+B)
Y= AD+BD
_____________ z =
(A + C) · (B + D) Z = (AC)
+ (BD)
________ z
= (A + B) ·C
Z = A+B+C
________ z = (A
+ B) ·C
Z = AB+C
Y= RST + Q
Y =(R+S+T)Q
_______ y =
A+B+CD
Y = (ABC)+D
18. Implemente un circuito que tenga la expresión de salida z = A B C utilizando sólo una
compuerta NOR y un INVERSOR.
19. En un proceso de manufactura, una banda transportadora se apaga cada vez que ocurren
determinadas condiciones, las cuales se supervisan y reflejan con base en los estados de
cuatro señales lógicas de la siguiente manera: la señal A estará en ALTO siempre que la
velocidad de la banda transportadora sea demasiado alta; la señal B estará en ALTO cada vez
que el recipiente recolector al final de la banda se encuentre lleno; la señal C estará en ALTO
cuando la tensión de la banda esté demasiado alta; la señal D estará en ALTO cuando esté
desconectado el sobrepaso manual. Se necesita un circuito lógico para generar una señal x
que cambie a ALTO siempre que las condiciones A y B se presenten al mismo tiempo, o cada
vez que las condiciones C y D se presenten al mismo tiempo. Podemos deducir que la
expresión lógica para x es x = AB + CD. El circuito debe implementarse con la menor cantidad
de circuitos integrados que sea posible. Los circuitos integrados TIL que se muestran en la
figura están disponibles. Cada CI es cuádruple, lo que significa que contiene cuatro
compuertas idénticas en un solo chip.
20. Implemente la expresión X= (A+ B)(C + D)mediante el uso de compuertas OR y AND.
Implemente después la expresión utilizando sólo compuertas NOR, convirtiendo cada
compuerta OR y AND a su implementación con NOR y determine ¿Cuál circuito es más
eficiente?
21. Escriba la expresión de salida para el circuito de la figura 1 y utilice los teoremas de
DeMorgan para demostrar que es equivalente a la expresión para el circuito de la figura 2.
� �
𝑋 = (������)�� (������)�
𝑋 = (��) + (��)
𝑋 = (��) + (��)
22. ¿Cuál de las siguientes expresiones se encuentra en la forma SOP y cuales en la forma POS?
a) AB +CD+ E - SOP
b) AB(C + D) - POS
c) (A + B)(C + D + F) - POS
d) MN + PQ - SOP
e) RST + RST + T - SOP
f) ADC+ADC - SOP
g) MNP + (M + N)P - POS
h) AB + ABC + ABCD - SOP
23. Simplifique los circuitos lógicos que se muestran en las figuras
A+B Z=(A+B) (A+B)
A+B
24. Simplifique la expresión
z = AB C + ABC + ABC z =
AB(C+C) + ABC
Z= AB + ABC
Z= A (B + BC)
Z=A(B+C)
____
z = AC(ABD) + ABC D + ABC =
AC(A+B+D)+ABCD+ABC
=ABC+ADC+ABCD+ABC
=BC(A+A)+AD(C+BC)
=BC+AD(B+C)
x = (A + B) (A + B + D) D
X= (AA + AB + AD + AB + BB +BD) D
X= (AB + AD + AB + B + BD) D
X= ABD + ADD + ABD + BD + BDD
X= ABD + ABD + BD
X= BD (A + A + 1)
X= BD
X = ABC + ABD + CD
=C+D(A B)+CD
25. Diseñe un circuito lógico que tenga tres entradas A, B y C, y cuya salida esté en ALTO sólo
cuando la mayoría de sus entradas estén en ALTO.
A B C X
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
26.
Co
nsulte la figura (a), en donde un convertidor analógico-digital está monitoreando el voltaje de
corriente directa de una batería de almacenamiento de 12 V en una nave espacial en órbita.
La salida del convertidor es un número binario de 4 bits identificado como ABCD, que
corresponde al voltaje de la batería en intervalos de 1 V, en donde A es el MSB. Las salidas
binarias del convertidor se alimentan a un circuito lógico que debe producir una salida en
ALTO siempre y cuando el valor binario sea mayor que 0110 2 = 610; esto es, que el voltaje de la
batería sea mayor que 6V. Diseñe este circuito lógico.
� A �
0 0 1 1 �
�
� 0 0 1 1 �
0 1 1 1 D
C 0 0 1 1 �
�
�� B ��
Z= A+BCD
27. Observe la figura (a). En una copiadora simple, se debe generar una señal de paro S para
detener la operación de la máquina y encender una luz indicadora cada vez que exista una de las
siguientes condiciones: (1) que no haya papel en la bandeja alimentadora; o (2) que se activen los
dos microinterruptores en la ruta del papel, lo cual indica un atasco. La presencia de papel en la
bandeja alimentadora se indica mediante un nivel ALTO en la señal lógica P. Cada microinterruptor
produce una señal lógica (Q y R, respectivamente) que cambia a ALTO cada vez que el papel pasa
por el interruptor y lo activa. Diseñe el circuito lógico para producir un nivel ALTO en la señal de
salida S para las condiciones antes mencionadas. Se pide utilizar compuertas NAND.
P Q R S
0 0 0 1
Suma de Productos:
S=PQ’R+P’QR+P’QR’+P’QR+PQR
0 0 1 1 S=P’Q(R’+R)+P’Q+(R’+R)+PQR
S=P’Q’+P’Q+PQR
0 1 0 1 S=P’+PQR
0 1 1 1 Aplicamos teorema: x’+xy=x’+y
S=P’+QR
1 0 0 0 Siempre que P este abajo OR cuando Q AND
R esta en alto
1 0 1 0
1 1 0 0
1 1 1 1
28. Escriba la expresión de suma de productos para un circuito con cuatro entradas y una salida
que debe estar en ALTO sólo cuando la entrada A esté en BAJO al mismo tiempo que dos de
las otras entradas estén en BAJO.
F=ABCD+ ABCD+ ABCD+ ABCD+ ABCD+ ABCD+ ABCD+ ABCD
29. Implemente la expresión de la pregunta 28 utilizando sólo compuertas NAND de cuatro
entradas. ¿Cuántas se requieren?
Solo se requiere 2 entradas NAND
30. Utilice el mapeo K para obtener la expresión del ejemplo.
�� �
�� 0 0 1 0
� 0 1 1 1
�� � ��
X= AB+AC+BC
X=A(B+C) +BC
31. Utilice el mapeo K para obtener la expresión del ejemplo. Aquí se debe enfatizar la ventaja del
mapeo K para expresiones que contengan muchos términos.
� A �
0 0 1 1 �
�
� 0 0 1 1 �
0 1 1 1 D
C 0 0 1 1 �
�
�� B ��
Z= A+BCD
32. Obtenga la expresión del ejemplo, utilizando un mapa K.
�� �
𝑅� 1 1 0 0
𝑅 1 1 1 0
𝑄� 𝑄 𝑄�
𝑆 = �� + 𝑄𝑅