0% encontró este documento útil (0 votos)
134 vistas7 páginas

Funcionamiento de Flip-Flops en Circuitos

Este informe analiza diferentes tipos de flip-flops y su uso en circuitos secuenciales. Describe los flip-flops RS, D y SC, e incluye experimentos con circuitos construidos usando integrados lógicos como el 7400. El objetivo es entender el funcionamiento y aplicación de estos dispositivos de almacenamiento en la construcción de circuitos digitales secuenciales.
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
134 vistas7 páginas

Funcionamiento de Flip-Flops en Circuitos

Este informe analiza diferentes tipos de flip-flops y su uso en circuitos secuenciales. Describe los flip-flops RS, D y SC, e incluye experimentos con circuitos construidos usando integrados lógicos como el 7400. El objetivo es entender el funcionamiento y aplicación de estos dispositivos de almacenamiento en la construcción de circuitos digitales secuenciales.
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como DOCX, PDF, TXT o lee en línea desde Scribd

INFORME FLIP-FLOP

1. OBJETIVO:
Analizar el principio de funcionamiento de diferentes tipos de flip-flops utilizados
comercialmente.
Implementar circuitos secuenciales utilizando estos dispositivos de almacenamiento

2. Marco terico
Los bloques bsicos para construir los circuitos lgicos secuenciales son los Flip-Flops.
La importancia de los Flip-Flops se debe a su caracterstica de memoria.

Los Flip-Flops tambin se denominan:


Elemento Bsico de memoria
Cerrojos o candados
Multivibradores biestables o binarios.

Un Flip Flop es un circuito electrnico digital Flops digital, llamado tambin multivibrador
biestable, que tiene dos estados estables (0, 1).
El Flip Flop es el elemento de memoria ms pequeo que existe y que es capaz de almacenar
un nmero binario de un solo bit.

Puede almacenar solo un uno (1) o un cero (0)


y permanece indefinidamente (estable) en uno
de sus dos estados posibles aunque haya
desaparecido la seal de control que provoc
su transicin al estado actual.
Tipos de Flip Flops

Flip Flop RS (Reset, Set)

Ilustracin 1 Tabla de verdad


Funcin Memoria del Set

Flip Flop RS (Reset, Set)

Flip Flop SC SET CLEAR (Eliminador de Rebotes)


Conexin

3. Materiales

Protoboard
Cables conectores (cocodrilos)
Resistencias
Leds
Integrados:7400,7402,7404,7406,7408,7410,7420,7430,7474,7476
Fuente cc
4. Experimento
Anlisis del primer circuito:
Primero armamos el
circuito
proporcionado por
la gua del
laboratorio,
utilizamos los
materiales
adecuados. Para su
adecuada
construccin.

Primero utilizamos el circuito or para armar el circuito.

Anlisis del segundo circuito:


Primero armamos el circuito proporcionado por la gua del
laboratorio, utilizamos los materiales adecuados. Para su
adecuada construccin.
Primero utilizamos el circuito and para armar el circuito.

Vemos la salida en el osciloscopio

5. Cuestionario

1. Utilizando mapas de karnaught, obtenga las ecuaciones caractersticas a partir de las


tablas para los biestables SR, JK, D, T.

( + 1) = + . () ( + 1) = . () + . ()
( + 1) = . () +
. () ( + 1) =

2. Cul es el nivel lgico requerido en la entrada de ck para permitir la transferencia del


valor en D a la salida Q del flip flop tipo D?
Eso va a depender del tipo de circuito del detector de flancos, porque existe detector
de flanco positivo () como tambin existe detector de fanco negativo (). Es decir
que si utilizamos un flip-flop con un detector de flanco positivo, el valor en la entrada
CK debe ser 1 () con lo cual en la salida aparecer el valor de D. Pero si utilizamos
un flip-flop con un detector de flanco negativo, elvalor en la entrada CK debe ser 0
() con lo cual en la salida aparecer el valor de D.

6. Conclusiones y Recomendaciones
E n la primera parte tenemos que los latchs SR (tantos con puertas NOR como
AND) no aceptan valores iguales en las entradas R y S, las cuales generan
estados no deseados en la salida; ya que si colocamos estos valores en la
entradas R y S obtenemos en las salidas el mismo valor lo cual no concuerda
con la definicin de las salidas complementarias que tiene el latch.

7. Bibliografa
FLIP_FLOP_01, Salomos luque Gamero.

También podría gustarte