Tutorial ISE Esqu PDF
Tutorial ISE Esqu PDF
Manejo bsico
Susana Holgado
Escuela Politcnica Superior
UAM
Modificaciones:
ngel de Castro (2006)
Francisco Javier Gmez Arribas (2008)
Vctor Apstegui Palacio (2009)
Tutorial Xilinx-ISE
Xilinx-ISE
2
Tutorial Xilinx-ISE
Num A B C D Z
0 0 0 0 0 1
1 0 0 0 1 0
2 0 0 1 0 1
3 0 0 1 1 0
4 0 1 0 0 0
5 0 1 0 1 0
6 0 1 1 0 0
7 0 1 1 1 1
8 1 0 0 0 1
9 1 0 0 1 0
10 1 0 1 0 1
11 1 0 1 1 0
12 1 1 0 0 0
13 1 1 0 1 0
14 1 1 1 0 1
15 1 1 1 1 0
Tutorial Xilinx-ISE
Z = B D + ABCD + AC D
Para implementar este circuito, por tanto, necesitaremos:
1 puerta OR de 3 entradas
1 puerta AND de 2 entradas
1 puerta AND de 3 entradas
1 puerta AND de 4 entradas
3 inversores para generar las lneas negadas de A, B y D.
Fig. 1
4
Tutorial Xilinx-ISE
Tutorial Xilinx-ISE
Fig. 2
6
Tutorial Xilinx-ISE
Tutorial Xilinx-ISE
8
Tutorial Xilinx-ISE
Fig. 5
Tutorial Xilinx-ISE
Fig. 6
10
Tutorial Xilinx-ISE
11
Tutorial Xilinx-ISE
2.1. Componentes
Si se desea rotar un componente puede hacerse empleando la opcin
inferior del mismo men, Orientation, y utilizando el men desplegable
elegir la orientacin deseada
Para eliminar un componente del editor de esquemticos simplemente hay
que seleccionarlo y pulsar la tecla Supr. Asimismo, para mover un
componente bastar con seleccionarlo y arrastrarlo hasta el lugar
deseado mientras se mantiene pulsado el botn izquierdo del ratn
Tras la eleccin de las puertas necesarias, el editor de esquemticos
muestra la apariencia de la figura 9
Se recomienda salvar el esquemtico a menudo, para evitar posibles
problemas. Ello puede hacerse desde File Save As o pulsando el
icono
13
Tutorial Xilinx-ISE
Fig. 9
14
Tutorial Xilinx-ISE
2.2. Conexionado
El siguiente paso ser realizar las uniones entre las distintas puertas. Ello
puede hacerse desde el men principal del editor de esquemticos:
Add Wire, o pulsando el smbolo . El cursor se transformar en una
cruz. Tendremos que pulsar con el botn izquierdo del ratn los dos
extremos para que queden unidos por un cable
Si queremos unir una entrada o salida de un componente y dejar el otro
lado del cable al aire tendremos que hacer un doble click con el botn
izquierdo del ratn para indicar que el extremo final va suelto
El aspecto que ofrece el circuito en este momento, y tras hacer un zoom
para tener una mejor visin, es el mostrado en la figura 10. Se aade,
para mejor comprensin, y utilizando flechas auxiliares (que no forman
parte del diseo) a qu entrada o salida corresponde cada cable
15
Tutorial Xilinx-ISE
D
C
B Fig. 10
A
16
Tutorial Xilinx-ISE
Tutorial Xilinx-ISE
18
Tutorial Xilinx-ISE
Fig. 12
19
Tutorial Xilinx-ISE
Fig. 13
20
Tutorial Xilinx-ISE
3. Creacin de un smbolo
Con el esquema realizado se puede hacer un nuevo componente o
smbolo consistente en una especie de caja negra, donde el usuario
slo ver un bloque con el mismo nmero de entradas y de salidas
que el esquema original, que englobar a ste y realizar su misma
funcin
Este smbolo que se crea pasa a formar parte de la biblioteca de
componentes del proyecto, y podr utilizarse como un componente
ms
Para crearlo: ToolsSymbol Wizard desde el men principal. Aparece
entonces la ventana de la figura 14, donde hay que indicar que el
smbolo se crea a partir del esquemtico ya realizado (opcin Using
Schematic con el esquemtico circuito)
21
Tutorial Xilinx-ISE
3. Creacin de un smbolo
Fig. 14
22
Tutorial Xilinx-ISE
3. Creacin de un smbolo
Fig. 15
23
Tutorial Xilinx-ISE
3. Creacin de un smbolo
24
Tutorial Xilinx-ISE
4. Simulacin
Una vez que se tiene el circuito listo, revisado y libre de errores, ser
necesario comprobar su correcto funcionamiento, y para ello habr
que realizar la simulacin del circuito
4.1. Creacin de un banco de pruebas
Lo primero ser crear un banco de pruebas, donde introduciremos los
valores que se asignarn a las entradas del circuito y en funcin de los
cuales se obtendr una salida que habr que ver si coincide con la
esperada
Los pasos a seguir son los siguientes:
Seleccionar ProjectNew Source
En la ventana de dilogo que aparece (figura 16), seleccionar Test Bench
Waveform
Asignarle un nombre, por ejemplo circuito_tbw (tbw son las iniciales de
Test Bench Waveform, para recordar qu es lo que se est haciendo)
Presionar Siguiente
Presionar Siguiente
Presionar Finalizar
25
Tutorial Xilinx-ISE
4. Simulacin
Fig. 16
26
Tutorial Xilinx-ISE
4. Simulacin
Fig. 17
27
Tutorial Xilinx-ISE
4. Simulacin
La opcin Check Outputs define cundo deberan estar ya en su valor
correcto las salidas tras un cambio en las entradas. La opcin Assign
Inputs define el tiempo que pasa desde que se comprueban las salidas
hasta que se asigna un nuevo valor a las entradas
Para este tutorial no cambiaremos ninguna de las especificaciones por
defecto salvo la de Initial Length of Test Bench, que pondremos a
1600 ns (cada paso lleva 100 ns y as podremos probar las 16
opciones de la tabla de verdad inicial). Por tanto, las especificaciones
quedarn finalmente:
Check Outputs: 50 ns
Assign Inputs: 50 ns
Initial Length of Test Bench: 1600 ns
En la ventana Initialize Timing presionaremos OK para aceptar las
especificaciones por defecto. Aparecer entonces la ventana
correspondiente al banco de pruebas que se utilizar para la
simulacin (figura 18)
28
Tutorial Xilinx-ISE
4. Simulacin
Fig. 18
29
Tutorial Xilinx-ISE
4. Simulacin
4.2. Inicializacin de las entradas del circuito
En la nueva ventana del banco de pruebas (figura 18) aparece un
cronograma donde habr que introducir los estmulos (ceros o unos)
correspondientes a las entradas para poder reproducir la tabla de la
verdad del circuito diseado
Aparecen, en la parte izquierda, las seales de las cuatro entradas y la
salida. Inicialmente, todas las entradas se encuentran a cero
Es necesario inicializar las entradas con los valores adecuados para
poder comprobar el correcto funcionamiento del circuito. Los estmulos
(ceros o unos) se introducirn pinchando en la zona azul de cada
celda
Para reproducir la tabla de verdad en el mismo orden, la entrada A
permanece 8 ciclos a 0 y otros 8 a 1. La entrada B cambia de 0 a 1
cada 4 ciclos de reloj, la entrada C realiza el cambio cada 2 ciclos de
reloj y, por ltimo, la entrada D cambia continuamente de 0 a 1
Los cambios se irn reflejando segn se vayan introduciendo
en el cronograma
30
Tutorial Xilinx-ISE
4. Simulacin
Los valores (0 o 1) se introducen en los rectngulos azules (pinchando
con el botn izquierdo del ratn) que aparecen para cada intervalo de
tiempo y en cada una de las variables
Seal A: 0 en 0 ns; 1 en 800 ns
Seal B: 0 en 0 ns; 1 en 400 ns; 0 en 800 ns; 1 en 1200 ns
Seal C: 0 en 0 ns; 1 en 200 ns; 0 en 400 ns; 1 en 600 ns; 0 en 800 ns ...
Seal D: 0 en 0 ns; 1 en 100 ns; 0 en 200 ns; 1 en 300 ns; 0 en 400 ns...
La salida se completar en 1600 ns
Pueden utilizarse los botones Zoom In, Zoom Out para ver ms
claramente los valores introducidos
El resultado puede verse en la figura 19
31
Tutorial Xilinx-ISE
4. Simulacin
Fig. 19
32
Tutorial Xilinx-ISE
4. Simulacin
4.3. Simulacin del comportamiento del circuito
Fig. 20
33
Tutorial Xilinx-ISE
4. Simulacin
Al arrancar el programa ModelSim aparece la ventana ModelSim SE,
se ejecuta la simulacin y aparecen una serie de ventanas
embebidas en la principal (ver figura 21)
Estructura
del diseo
simulado
(workspace) Formas de
onda
simuladas
(wave)
Seales
en el nivel
seleccionado
de la
estructura
(objects)
Fig. 21
34
Tutorial Xilinx-ISE
4. Simulacin
Los resultados de la simulacin del comportamiento del circuito se
mostrarn en la ventana de ondas (wave)
Nota: ISE automatiza el proceso de simulacin creando y ejecutando un
fichero macro de simulacin (fichero .fdo), que no es visible para el
usuario pero que realiza las siguientes funciones:
Crea las bibliotecas de diseo
Compila el diseo y los ficheros del banco de pruebas
Llama al simulador
Abre todas las ventanas relacionadas con la simulacin
Aade todas las seales a la ventana de ondas (wave window)
Corre un tiempo igual a la duracin del Test Bench Waveform generado
previamente
35
Tutorial Xilinx-ISE
4. Simulacin
En la ventana wave-default, habr que hacer un zoom para poder
visualizar la salida del circuito. Presionar Zoom Zoom Full y Zoom
Zoom In. El resultado de la simulacin debera ser como el
mostrado en la figura 22
Fig. 22
36
Tutorial Xilinx-ISE
4. Simulacin
Para una comprobacin ms fcil del correcto funcionamiento del
circuito y puesto que las entradas recorren todos los posibles
estados (0, 1, 2... 15) sera bueno poder reunir las entradas
individuales en una, bajo la forma de un vector, y que as nos
mostrara los estados por los que van pasando las combinaciones de
las seales a las que representa
Para ello, seleccionamos las entradas del circuito en la ventana wave-
default pulsando el botn izquierdo del ratn y las teclas shift o ctrl,
con lo que aparecern en el interior de un recuadro blanco:
Fig. 23
37
Tutorial Xilinx-ISE
4. Simulacin
Con las seales que se vayan a combinar ya seleccionadas, se utiliza
la opcin de men Wave Combine Signals:
Fig. 24
38
Tutorial Xilinx-ISE
4. Simulacin
Pulsamos OK y vemos que en la ventana wave-default aparece una
nueva seal /testbench/entradas. Si pulsamos en el smbolo +
podemos ver la jerarqua, esto es, las seales que tiene por debajo y
a las que representa
Para visualizar los valores de esta seal combinada como nmero en
vez de en binario, habr que seleccionar la entrada combinada,
pulsar el botn derecho del ratn y en el men de opciones elegir
RadixUnsigned. Para mayor facilidad, podemos desplazar la seal
de salida Z inmediatamente debajo de la seal de entrada
combinada, pinchando en la seal de salida y arrastrando hacia
arriba la seal con el botn izquierdo del ratn pulsado. El aspecto
de la simulacin se muestra en la figura 25
39
Tutorial Xilinx-ISE
4. Simulacin
Fig. 25
40