0% encontró este documento útil (0 votos)
64 vistas4 páginas

Pre Informe 1

El pre-informe presenta un análisis de compuertas lógicas básicas como OR, AND, NOT, NAND y NOR, explicando su funcionamiento y tablas de verdad. Se discuten las combinaciones de estas compuertas y se abordan conceptos como el margen de ruido y el fan-out. Además, se comparan las familias lógicas TTL y CMOS en términos de velocidad, consumo y características de construcción.

Cargado por

DiegoEraso
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
64 vistas4 páginas

Pre Informe 1

El pre-informe presenta un análisis de compuertas lógicas básicas como OR, AND, NOT, NAND y NOR, explicando su funcionamiento y tablas de verdad. Se discuten las combinaciones de estas compuertas y se abordan conceptos como el margen de ruido y el fan-out. Además, se comparan las familias lógicas TTL y CMOS en términos de velocidad, consumo y características de construcción.

Cargado por

DiegoEraso
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd

1

Pre-informe No.1: Compuertas lgicas,


Eraso, D, y Deantonio R,
{dferasor, rysanchezd }@[Link]

I. INTRODUCCIN La siguiente tabla representa la tabla de verdad para una


compuerta tipo OR, y su smbolo grfico.
El presente pre-informe tiene como finalidad resumir la
informacin necesaria, para el correcto desarrollo de la prctica
1. los circuitos digitales necesarios se montarn en un
protoboard para la comprobacin fsica de los circuitos,
siguiendo la gua de laboratorio, en la cual se dan los diagramas
para el montaje
La tabla de verdad nos lleva a la conclusin de que si cualquiera
Objetivos de las entradas de una compuerta OR es ALTA, la salida
1. Comprender el funcionamiento de las compuertas bsicas tambin ser ALTA; cualquier otra combinacin nos dar una
utilizadas en los circuitos electrnicos digitales, tales como los salida BAJA.
OR, AND, NOT, NOR y NAND, as como tambin sus
combinaciones. Por lo que podramos resumir la operacin OR como:
2. Analizar diagramas lgicos y poder establecer su funcin Si A o B son 1, Z ser 1.
resultante. Z = A + B se "traducira" como Z es igual a A ms B.

La operacin OR es bsicamente una suma, pero como slo


II. MARCO TERICO
podemos tener 0 o 1, la suma de 1 + 1 ser siempre igual a 1.
Compuertas Lgicas
La construccin de las compuertas lgicas, est basada en Si nuestra compuerta tuviera ms entradas, la operacin sera la
componentes discretos (Transistores, Diodos, y Resistencias), misma, por ejemplo:
pero con la enorme ventaja de que en un solo circuito integrado
podemos encontrar 1, 2, 3 o 4 compuertas (dependiendo de su Z = A + B + C + D se "traducira" como Z es igual a A ms B
nmero de entradas y propiedades). ms C ms D.
Z = 1 + 1 +1 + 1 = 1
Todos los circuitos internos de las compuertas estn conectados
de manera que las entradas y salidas puedan manejar estados Operacin AND
lgicos (1 o 0).
Tomemos una compuerta con dos entradas (Variables A y B), y
Tablas de verdad una salida (Variable Z), al realizar la operacin AND sobre las
Una tabla de verdad es una tabla que nos muestra la manera en entradas A, B, el valor de la salida, Z sera:
que reacciona la salida de una compuerta o circuito lgico, en Z = A * B (o de manera grfica) Z = A AND B
funcin de sus entradas. En la tabla se describen todas las
posibles variables de entrada y las consiguientes variables de La siguiente tabla representa la tabla de verdad para una
salida. compuerta tipo AND, y su smbolo grfico.

Operaciones Lgicas
Las operaciones lgicas bsicas son 3 OR (suma), AND
(multiplicacin) y NOT (negacin), Tomando como base la
operacin que ejecutan, se le da a cada compuerta su nombre y
smbolo en un diagrama, veamos con ms detalle cada una de La tabla de verdad nos lleva a la conclusin de que si todas las
ellas: entradas de una compuerta AND son ALTAS, la salida tambin
Operacin OR ser ALTA, cualquier otra combinacin nos dar una salida
BAJA.
Tomemos una compuerta con dos entradas (Variables A y B), y
una salida (Variable Z), al realizar la operacin OR sobre las Por lo que podramos resumir la operacin AND como:
entradas A, B, el valor de la salida, Z sera: Si A y B son 1, Z ser 1
Z = A + B (o de manera grfica) Z = A OR B Z = A * B se "traducira" como Z es igual a A por B
2

La operacin AND es bsicamente una multiplicacin, pero


como slo podemos tener 0 o 1, la suma de 1 * 1 siempre ser
igual a 1.

Si nuestra compuerta tuviera ms entradas, la operacin sera la


misma, por ejemplo:

Z = A * B * C * D se "traducira" como: Z es igual a A por B


por C por D.
Z = 1 *1 * 1* 1 = 1

Operacin NOT

Tomemos una compuerta NOT, este tipo de compuertas slo


tienen una entrada, nuestra salida siempre ser el opuesto a la
entrada, al realizar la operacin NOT en la entrada, el valor de
X sera: La tabla de verdad nos revela la diferencia entre una compuerta
OR y una NOR.
Z = A Negada (o de manera grfica) Z = A

La siguiente tabla representa la tabla de verdad para una


compuerta tipo AND, y su smbolo grfico. La salida de una compuerta NOR es la inversin (negacin) de
la salida OR, en cualquier combinacin de las entradas. Por lo
tanto, las expresiones seran:

La tabla de verdad nos lleva a la conclusin de que la salida de


una compuerta NOT (Inversora) siempre ser el nivel contrario
a la entrada. Compuerta NAND

La siguiente imagen nos muestra el proceso de unin de las


1. Combinaciones entre compuertas compuertas AND y NOT para darnos como resultado la
Una vez comprendido los resultados que obtenemos con las compuerta NAND.
operaciones de las compuertas lgicas bsicas, podemos
analizar las combinaciones bsicas entre las compuertas. Cada
una de las uniones de las tres compuertas bsicas, nos dan como
resultado dos compuertas ms, OR con NOT, y AND con NOT
(De hecho seran tres, faltando la unin NOT y NOT, pero esta
unin directa no es til si se tiene slo una salida, ya que el
resultado de la misma sera igual a la entrada).
Otro tipo de compuertas combinadas (no tan bsicas ya que
incluyen ms de dos compuertas) que pueden utilizarse son la
compuertas OR y NOR EXCLUSIVAS, veamos cmo estn
conformadas.

Compuerta NOR

La siguiente imagen nos muestra el proceso de unin de las


compuertas OR y NOT para darnos como resultado la
compuerta NOR.

La tabla de verdad nos revela la diferencia entre una compuerta


AND y una NAND.
3

En el caso de la compuerta lgica XOR se puede


obtener usando uno de los siguientes esquemas

La salida de una compuerta NAND es la inversin (negacin)


de la salida AND, en cualquier combinacin de las entradas. Por
lo tanto, las expresiones seran:

III. PREGUNTAS

(a) Cmo se construyen compuertas lgicas AND, OR,


NOT y XOR a partir de las compuertas NAND y NOR?

RTA/
la construccin de las compuertas lgicas AND, OR Y
NOT, a partir de NAND, se puede ver en el siguiente
esquema

(b) Cmo se interpretan los valores de tensin y corriente


de entrada y salida de las compuertas lgicas (Vih, Vil, Voh,
Vol, Iih, Iil, Ioh, Iol)?

RTA/

VIL: es la tensin de entrada pedida para un nivel lgico bajo


en la entrada de la puerta, se puede ver como el valor mximo
de tensin permisible para el 0.
la construccin de las compuertas lgicas AND, OR Y
NOT, a partir de NOR se puede ver en el siguiente VIH: es la tensin de entrada necesaria para obtener un nivel
alto a la entrada de la puerta. A diferencia del anterior, ste ser
esquema
la tensin mnima permitida para tener un 1.

VOL: es la tensin de salida de la puerta en nivel bajo.

VOH: es la tensin de salida en nivel alto.

IIL: es la corriente que sale por la entrada de una puerta


cuando se encuentra a nivel bajo.

IIH: es la corriente que entra por la entrada de una puerta


cuando se halla a nivel alto.

IOL: es la corriente de salida cuando sta se halla a nivel bajo,


dependiendo de la referencia la podemos encontrar con el
nombre de Isink.
4

IOH: tambin llamada Isource, es la corriente que fluye Alta velocidad


cuando la salida se encuentra a nivel alto. Alto consumo
Baja inmunidad al ruido
(c) Que es el Margen de Ruido de una compuerta lgica?
La familia CMOS (Complementary Metal Oxide
RTA/ Semiconductor), se caracteriza por:
El ruido es una de las dificultades que ms pueden interferir en Se utilizan transistores Transistores MOSFET
el desempeo de un circuito, habiendo sido diseado Baja velocidad (relativa)
correctamente. En el caso de una compuerta lgica si
Bajo consumo
trabajamos muy cerca de los lmites impuestos por VIH y VIL
puede que el ruido impida el correcto funcionamiento del Alta escala de integracin
circuito. Por ello se debe tener en cuenta el margen de ruido Por lo anterior resulta que los circuitos CMOS son ms lentos
definido a continuacin: que los TTL pero ocupan menos espacio y por lo general se
considera que:
VMH (margen de ruido a nivel alto) = VOH mn - VIH mn TTL: diseada para una alta velocidad.
VML (margen de ruido a nivel bajo) = VIL mx - VOL mx CMOS: diseada para un bajo consumo.
VOH y VOL son los niveles de tensin del uno y el cero Pero adems de las consideraciones generales para los circuitos
respectivamente para la salida de la puerta lgica. CMOS o TTL, siempre es necesario consultar el datasheet para
un integrado en particular.
(d) Que es el FAN-OUT de una compuerta lgica?
REFERENCES
RTA/Tambin llamado capacidad de salida se define como el
mximo nmero de puertas que puede soportar, permaneciendo [1] A. Sedra, K. Smith, E. Pineda Rojas and R. Navarro,
los niveles en los mrgenes garantizados. Circuitos microelectronicos, 1st ed. Mexico, D.F.:
McGraw-Hill, 2006.
Anlogamente, la capacidad de entrada o fan-in de una puerta [2] [Link]
es la medida de cunta carga una de sus entradas al circuito [3] Floyd, Thomas I. Fundamentos de Sistemas Digitales
excitador. [4] Nelson, Vctor P. Anlisis y Diseo de Circuitos Lgicos
Digitales
(f) A la hora de medir tiempos de retardo, Por qu se
utiliza una seal cuadrada?

RTA/
La velocidad de conmutacin de las puertas permite que el
sistema reaccione con mayor o menor rapidez. Esta velocidad
puede venir definida de diversas maneras, utilizando los
distintos tiempos de respuesta que existen:

tpHL: es el tiempo de retraso en una transicin a la salida


desde un nivel alto a un nivel bajo.

tpLH: es idntico al anterior pero cuando hay una transicin


de nivel bajo a alto.

A partir de lo anterior se puede notar que es necesario utilizar


una seal que cambie de un nivel, considerado alto por una
compuerta lgica a un nivel bajo, ya que este cambio permite
medir el tiempo de retardo

(g) Qu diferencias encuentra entre las compuertas de la


familia lgica TTL y la CMOS? Explique en que radican
estas diferencias.

RTA/
La familia TTL (Transistor-Transistor Logic), se caracteriza
por:
Se utilizan transistores bipolares (BJT)

También podría gustarte