FACULTAD DE INGENIERIA Y
ARQUITECTURA
ESCUELA PROFESIONAL DE INGENIERIA DE
SISTEMAS E INFORMATICA
Biestable
Arias de la Cruz Gabriel
Delgado Hilario Deyla
Taipe Acho Katia Geraldine
Diseo Lgico
2015
INDICE
1.-Introduccion...................................................................................1
2.-Concepto.......................................................................................2
3.-Biestable........................................................................................3
3.1 -Biestable RS Asncrono..............................................................3
3.2.-Biestables RS Sncrono.............................................................6
3.3.-Biestable D.................................................................................6
3.4.-Biestable T..................................................................................9
3.5.-Biestable JK.............................................................................10
4.-Practica.......................................................................................12
5.-Practica resuelta..........................................................................15
Universidad Alas Peruanas
Pgina 2
Introduccin
El primer Flip-Flop electrnica fue inventado en 1918 por William Eccles y FW
Jordan. Fue inicialmente llam el circuito de disparo Eccles-Jordan y constaba de
dos elementos activos (tubos de vaco). Tales circuitos y sus versiones transistores
eran comunes en las computadoras, incluso despus de la introduccin de los
circuitos integrados, aunque chanclas hechas de puertas lgicas tambin son
comunes ahora. A principios chanclas eran conocidos indistintamente como
circuitos de disparo o multivibradores.
Segn PL Lindley, un ingeniero de JPL, los tipos de Flip-Flop discuten a
continuacin (RS, D, T, JK) se discutieron por primera vez en un curso de UCLA
en 1954 diseo por ordenador por Montgomery Phister, y luego aparecieron en su
libro Diseo lgico de digital Computadoras. [8] [9] Lindley era en el tiempo de
trabajo en Hughes Aircraft en Eldred Nelson, que haba acuado el trmino JK
para un Flip-Flop que cambi estados cuando ambas entradas estaban en (un
"uno" lgico). Los otros nombres fueron acuados por Phister. Ellos difieren
ligeramente de algunas de las definiciones que figuran a continuacin. Lindley
explica que escuch la historia del Flip-Flop JK de Eldred Nelson, quien es
responsable de acuar el trmino, mientras trabajaba en Hughes Aircraft. Flip-Flop
en uso en Hughes en el momento eran todos del tipo que lleg a ser conocido
como JK. En el diseo de un sistema lgico, Nelson asignado cartas a los FlipFlop de los insumos de la siguiente manera:
# 1: A & B.
# 2: C & D.
# 3: E & F.
# 4: G & H.
# 5: J & K.
Nelson utiliza la notacin "j-entrada" y "k-entrada" en una solicitud de patente
presentada en 1953.
Universidad Alas Peruanas
Pgina 1
Concepto:
Un biestables (Flip-Flop en ingls), es un multivibrador capaz de permanecer en
uno de dos estados posibles durante un tiempo indefinido en ausencia de
perturbaciones. Esta caracterstica es ampliamente utilizada en electrnica
digital para memorizar informacin. El paso de un estado a otro se realiza variando
sus entradas. Dependiendo del tipo de dichas entradas los biestables se dividen
en:
Asncronos: slo tienen entradas de control. El ms empleado es
el biestable RS.
Sncronos: adems de las entradas de control posee una entrada de
sincronismo o de reloj.
Si las entradas de control dependen de la de sincronismo se denominan sncronas
y en caso contrario asncronas. Por lo general, las entradas de control asncronas
prevalecen sobre las sncronas.
La entrada de sincronismo puede ser activada por nivel (alto o bajo) o
por flanco (de subida o de bajada). Dentro de los biestables sncronos activados
por nivel estn los tipos RS y D, y dentro de los activos por flancos los
tipos JK, T y D.
Los biestables sncronos activos por flanco (Flip-Flop) se crearon para eliminar las
deficiencias de los latches (biestables asncronos o sincronizados por nivel).
Universidad Alas Peruanas
Pgina 2
Biestable:
Dispositivo de almacenamiento temporal de 2 estados (alto y bajo), cuyas
entradas principales permiten al ser activadas:
R: el borrado (Reset en ingls), puesta a 0 nivel bajo de la salida.
S: el grabado (Set en ingls), puesta a 1 nivel alto de la salida
Si no se activa ninguna de las entradas, el Biestable permanece en el estado que
posea tras la ltima operacin de borrado o grabado. En ningn caso deberan
activarse ambas entradas a la vez, ya que esto provoca que las salidas directas
(Q) y negada (Q') queden con el mismo valor: abajo, si el Flip-Flop est construido
con puertas NOR, o a alto, si est construido con puertas NAND. El problema de
que ambas salidas queden al mismo estado est en que al desactivar ambas
entradas no se podr determinar el estado en el que quedara la salida. Por eso,
en las tablas de verdad, la activacin de ambas entradas se contempla como caso
no deseado (N. D.).
Biestable RS (Set Reset) asncrono:
Slo posee las entradas R y S. Se compone internamente de dos puertas lgicas
NAND o NOR, segn se muestra en la siguiente figura:
Universidad Alas Peruanas
Pgina 3
NOR
Universidad Alas Peruanas
Pgina 4
NAND
Tabla de verdad
S
Q(NOR)
Q(NAND)
N.D.
N.D.
N.D.=Estado Imposible y Q=Se mantiene
Universidad Alas Peruanas
Pgina 5
Biestable RS (Set Reset) sncrono:
Adems de las entradas R y S, posee una entrada C de sincronismo cuya misin
es la de permitir o no el cambio de estado del biestable. En la siguiente figura se
muestra un ejemplo de un biestable sncrono a partir de una asncrona, junto con
su esquema normalizado:
Tabla de verdad
Q(t+1)
ind
ind
Universidad Alas Peruanas
Pgina 6
Biestable D (Data o Delay)
El Flip-Flop D resulta muy til cuando se necesita almacenar un nico bit de datos
(1 o 0). Si se aade un inversor a un Flip-Flop S-R obtenemos un Flip-Flop D
bsico. El funcionamiento de un dispositivo activado por el flanco negativo es, por
supuesto, idntico, excepto que el disparo tiene lugar en el flanco de bajada del
impulso del reloj. Recuerde que Q sigue a D en cada flanco del impulso de reloj.
Para ello, el dispositivo de almacenamiento temporal es de dos estados (alto y
bajo), cuya salida adquiere el valor de la entrada D cuando se activa la entrada de
sincronismo, C. En funcin del modo de activacin de dicha entrada de
sincronismo, existen dos tipos:
Activo por nivel (alto o bajo), tambin denominado registro o cerrojo
(latch en ingls).
Activo por flanco (de subida o de bajada).
La ecuacin caracterstica del biestable D que describe su comportamiento es:
Universidad Alas Peruanas
Pgina 7
Qsiguiente = D
Universidad Alas Peruanas
Pgina 8
Tabla de verdad
X= no importa
b
Universidad Alas Peruanas
Pgina 9
Biestable T (Toggle):
Dispositivo de almacenamiento temporal de 2 estados (alto y bajo). El biestable T
cambia de estado ("Toggle" en ingls) cada vez que la entrada de sincronismo o
de reloj se dispara mientras la entrada T est a nivel alto. Si la entrada T est a
nivel bajo, el biestable retiene el nivel previo. Puede obtenerse al unir las entradas
de control de un biestable JK, unin que se corresponde a la entrada Ts. No estn
disponibles comercialmente.
La ecuacin caracterstica del biestable T que describe su comportamiento es:
Qsiguiente = T
Tabla de Verdad
QSIGUIENTE
Universidad Alas Peruanas
Pgina 10
Biestable JK:
Es verstil y es uno de los tipos de flip-flop ms usados. Su funcionamiento es
idntico al del flip-flop S-R en las condiciones SET, RESET y de permanencia de
estado. La diferencia est en que el flip-flop J-K no tiene condiciones no vlidas
como ocurre en el S-R.
Este dispositivo de almacenamiento es temporal que se encuentra dos estados
(alto y bajo), cuyas entradas principales, J y K, a las que debe el nombre, permiten
al ser activadas:
J: El grabado (set en ingls), puesta a 1 nivel alto de la salida.
K: El borrado (reset en ingls), puesta a 0 nivel bajo de la salida.
Si no se activa ninguna de las entradas, el biestable permanece en el estado que
posea tras la ltima operacin de borrado o grabado. A diferencia del biestable
RS, en el caso de activarse ambas entradas a la vez, la salida adquirir el estado
contrario al que tena.
La ecuacin caracterstica del biestable JK que describe su comportamiento es
Qsiguiente =
Tabla de Verdad
Q
QSiguiente
Universidad Alas Peruanas
Pgina 11
Universidad Alas Peruanas
Pgina 12
Universidad Alas Peruanas
Pgina 13
Practica
1) El primer flip flop electrnica fue inventado en............ Por...............
Rpta. En 1918 por William Eccles y FW Jordan
2) Cmo fue llamado inicialmente Flip Flop?
Rpta. El circuito de disparo Eccles Jordan
3) Cmo se realiza el paso de un estado a otro?
Rpta. Se realiza variando sus entradas
4) La entrada de sincronismo puede ser activada por....... Y por .........
Rpta. Por nivel y por flanco
5) Qu es un Biestable?
-Son clulas elementales de memoria, capaces de almacenar un bit de
informacin.
6) Cmo se clasifica los biestables?
-Asncronos
-Sncronos
7) De la pregunta anterior cul es su diferencia entre ellos?
Asncronos: slo tienen entradas de control.
Sncronos: adems de las entradas de control posee una entrada de
sincronismo o de reloj.
8) Cules son las compuertas del Biestables RS Asncrono?
-NOR
-NAND
9) Cuntos Biestables hay?, Mencinelos
Biestable RS
Universidad Alas Peruanas
Biestable T
Pgina 14
Biestable JK
Biestable D
10) En el Biestables JK que significa J y K?
J: El grabado (set en ingls), puesta a 1 nivel alto de la salida.
K: El borrado (reset en ingls), puesta a 0 nivel bajo de la salida.
11) Por qu se llama Biestables Toggle?
-Porque cambia de estado.
12) Cules son los niveles y los flancos del Biestables D?
-Niveles: Alto y bajo.
-Flancos: Subida y Bajada.
13) En qu momento cambia de estado el biestable T ?
- El biestable T cambia de estado cada vez que la entrada de sincronismo o de reloj se
dispara
14) Qu es plc?
-Plc (Programmable Logic Controller) Controlador lgico programable
15) Indique si verdadero o falso:
a) Los flip-flops tipo D son siempre sensibles al flanco.
(V)
b) Un Flip Flop J-K funciona exactamente igual que un R-S. ( F )
c) Los flip flops J-K permiten implementar circuitos secuenciales sncronos. ( V )
16) una diferencia al flip flop j-k del r-s es:
a) las condiciones
b) el tipo de reloj
c) la entrada de iniciacin
Universidad Alas Peruanas
Pgina 15
d) la entrada de borrado
17) complete la tabla de verdad del biestable rs
S
Q(NOR)
Q(NAND)
N.D.
N.D.
18) cual es la misin de la entrada c en el biestable rs?
- misin es la de permitir o no el cambio de estado del biestable
19 Si se aade un inversor a un Flip-Flop S-R
-obtenemos un Flip-Flop D bsico
20 cuantas enradas posee el biestable rs
Slo posee las entradas R y S
Universidad Alas Peruanas
Pgina 16
Practica
1) El primer flip flop electrnica fue inventado en............ Por...............
2) Cmo fue llamado inicialmente Flip Flop?
3) Cmo se realiza el paso de un estado a otro?
4) La entrada de sincronismo puede ser activada por....... Y por .........
5) Qu es un Biestable?
6) Cmo se clasifica los biestables?
7) De la pregunta anterior cul es su diferencia entre ellos?
8) cuantas enradas posee el biestable rs
Universidad Alas Peruanas
Pgina 17
9) Cules son las compuertas del Biestables RS Asncrono?
10) Cuntos Biestables hay?, Mencinelos
1.
3.
2.
4.
11) En el Biestables JK que significa J y K?
J:
K:
12) Por qu se llama Biestables Toggle?
.
13) Cules son los niveles y los flancos del Biestables D?
-Niveles.
-Flancos
14) En qu momento cambia de estado el biestable T ?
15) Qu es plc?
-Plc :
16) Indique si verdadero o falso:
a) Los flip-flops tipo D son siempre sensibles al flanco.
( )
b) Un Flip Flop J-K funciona exactamente igual que un R-S. ( )
c) Los flip flops J-K permiten implementar circuitos secuenciales sncronos. ( )
17) una diferencia al flip flop j-k del r-s es:
Universidad Alas Peruanas
Pgina 18
a) las condiciones
b) el tipo de reloj
c) la entrada de iniciacin
d) la entrada de borrado
18) complete la tabla de verdad del biestable rs
Q(NOR)
Q(NAND)
19 cul es la misin de la entrada c en el biestable rs?
20 Si se aade un inversor a un Flip-Flop S-R?
Universidad Alas Peruanas
Pgina 19