Computacin de conjunto complejo de instruccin (CISC) Ventajas Computador con repertorio instrucciones complejo. Gran nmero complejas.
de de Desventajas Siempre debe reservar una determinada cantidad de memoria interna al examinar los comando y determinar la cantidad de bytes del proceso Debe determinar la forma correcta de cargar y almacenar, lo cual ralentizan el tiempo de ejecucin Las instrucciones siempre deben apilarse y esperar a que se complete la instruccin debido a que hay dependencia entre instrucciones Las instrucciones deben pasar por una compleja circuitera, y ese desplazamiento requiere mucho tiempo Necesitan de 4 a 10 ciclos de reloj para realizar una sola instruccin La complejidad del instrucciones crece conjunto de
instrucciones
Gran variedad de tipos de datos y de modos de direccionamiento. Permite implementar instrucciones de alto nivel directamente o con un nmero pequeo de instrucciones ensamblador. Adems se pueden aadir nuevas instrucciones al repertorio manteniendo las antiguas.
Reduce la dificultad de crear compiladores. Permite reducir el costo total del sistema. Reduce los costos de creacin de software. Mejora la compactacin de cdigo. Facilita la depuracin de errores
Facilidad de implementacin conjunto de instrucciones
del
Las instrucciones de longitud variable reducen el rendimiento del sistema Inclusin de instrucciones raramente se usan que
Compatibilidad hacia adelante y hacia atrs de nuevas CPU Facilidad de programacin Puede ser menor la complejidad del compilador
Computacin de conjunto reducido de instruccin (RISC) Ventajas Desventajas La CPU trabaja ms rpido al utilizar Excesiva dependencia en la efectividad menos ciclos de reloj para ejecutar del compilador instrucciones. La depuracin de los programas se Utiliza un sistema de direcciones no hace difcil por la programacin de destructivas en RAM. Eso significa que instrucciones a diferencia de CISC, RISC conserva despus de realizar Se incrementa el tamao del cdigo de sus operaciones en memoria los dos lenguaje mquina operandos y su resultado, reduciendo la ejecucin de nuevas operaciones. Necesidad de memoria rpida Cada instruccin puede ser ejecutada en un solo ciclo del CPU. Pocas instrucciones y muy bsicas. Repertorio simple y ortogonal. Formatos de instruccin uniformes. Pocos tipos de datos y de modos de direccionamiento, siempre los ms sencillos. Se incrementa la velocidad debido a un conjunto de instrucciones ms simple. Hardware ms simple debido a instrucciones ms sencillas que requieren menos espacio en el chip El ciclo de diseo ms corto resulta en un diseo efectivo, costos controlados de desarrollo y tiempo de salida al mercado ms corto. Requiere compiladores traductores automticos de programas) ms complejos (o sea
Referencias
http://www.slideshare.net/gustavodavila2309/tema-4-9770552 http://es.scribd.com/doc/58557805/Arquitectura-Cisc-y-Risc http://www.monografias.com/trabajos55/microprocesadores-cisc-risc/microprocesadores-cisc-risc.shtml http://es.scribd.com/doc/58557805/Arquitectura-Cisc-y-Risc